RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
        • 등재정보
        • 학술지명
          펼치기
        • 주제분류
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재

        Plasma Gel을 이용한 성대 주입술의 예비적 보고

        안성용,이홍경,김진평,박정제,주연희,이은재,우승훈,Ahn, Seong-Yong,Lee, Hong-Kyoung,Kim, Jin-Pyeong,Park, Jeong-Je,Joo, Yeon-Hee,Lee, Eun-Jae,Woo, Seung-Hoon 대한후두음성언어의학회 2010 대한후두음성언어의학회지 Vol.21 No.1

        Background : Vocal fold injection using autologous material (fat or collagen) is very useful. However, Autologous material have variable resorption times and results, Plasma gel is a new injection material. The purpose of this study is to introduce a new injection material and discuss the effectiveness and complications. Subjects and Method: Eleven cases with vocal cord paralysis were analyzed after plasma gel injection, The plasma gel was acquired from patient's own blood. The preoperative and postoperative parameters including maximum phonation time (MPT) and subject aspiration score were analyzed. Results: There was a significant improvement in MPT and aspiration score in the case of vocal cord palsy. There was only one laryngeal complication. Conclusion : According to these preliminary results, the injection laryngoplasty with Plasma gel is a simple, safe, cheap procedure for temporally vocal fold palsy.

      • KCI등재

        카메라와 2차원 레이저 거리센서를 활용한 비포장 도로 환경에서의 지상무인차량의 주행가능영역 추정 기법

        안성용,김종희,최덕선,박용운,Ahn, Seong-Yong,Kim, Chong-Hui,Choe, Tok-Son,Park, Yong-Woon 한국군사과학기술학회 2011 한국군사과학기술학회지 Vol.14 No.6

        Unmanned ground vehicle for facility protection mostly uses model of territory for autonomous navigation. However, modeling of territory using several sensors is highly time consuming and sometimes inefficient for road application. Therefore, an estimation of drivable path based on features of road is required for high speed autonomous navigation on road. In this paper, an estimation method of drivable path using camera and 2D laser rangefinder is proposed. First, a vanishing point is estimated based on image data from CCD camera. Second, a road width is estimated based on range data from 2D laser rangefinder. Finally, the drivable path is estimated by fusing the vanishing point and the road width. The proposed method is tested on both well-structured road and unpaved road like cross-country situation.

      • KCI등재

        Hybrid 내장형 시스템의 설계공간탐색을 위한 시간분석 시뮬레이터의 설계 및 구현

        안성용,심재홍,이정아,Ahn, Seong-Yong,Shim, Jea-Hong,Lee, Jeong-A 한국정보처리학회 2002 정보처리학회논문지 A Vol.9 No.4

        최근의 내장형 시스템은 유연성을 유지하고 시간 제약사항을 만족하기 위해서 일반적인 프로세서와 FPGA와 같은 재구성 가능한 부품을 결합하는 Hybrid 시스템을 사용하는 추세이다. 이러한 내장형 시스템은 구축하는 설계 시간을 단축하여 짧은 시간 안에 시장에 진입하는 것이 아주 중요하다. 새로이 주목받고 있는 연구분야인 설계공간탐색은 실제 시스템을 제작하지 않고도 시스템 수준에서 어플리케이션의 성능을 분석하여 최소의 비용으로 시스템에서 요구하는 제약사항을 만족하는 구조를 예측하는 것을 가능하게 한다. 본 논문에서는 Hybrid 내장형 시스템의 설계공간탐색을 위한 시간분석 시뮬레이터를 선계하고 구현하였다. 시스템 설계변수를 변화하면서 정량적인 성능 데이타를 이용하여 설계공간 탐색을 가능하게 하는 Y-Chart 방법을 Hybrid 시스템의 경우에 적용하여 시뮬레이터를 확장 구현하였으며, 기존의 소프트웨어 시간 분석 도구 및 하드웨어 시간분석도구를 활용한다. 본 논문에서 제시하는 시간분석 시뮬레이터는 Hybrid 내장형 시스템의 설계 비용과 시간을 현저하게 줄이면서, 최적의 하드웨어 구성을 찾는 설계공간탐색의 핵심 모듈로 활용될 것으로 기대된다. Modern embedded system employs a hybrid architecture which contains a general micro processor and reconfigurable devices such as FPGAS to retain flexibility and to meet timing constraints. It is a hard and important problem for embedded system designers to explore and find a right system configuration, which is known as design space exploration (DSE). With DES, it is possible to predict a final system configuration during the design phase before physical implementation. In this paper, we implement a timing analysis simulator for a DSE on a hybrid embedded system. The simulator, integrating exiting timing analysis tools for hardware and software, is designed by extending Y-chart approach, which allows quantitative performance analysis by varying design parameters. This timing analysis simulator is expected to reduce design time and costs and be used as a core module of a DSE for a hybrid embedded system.

      • 홍삼엑스 코팅 쌀의 물성과 진세노사이드 함량

        안성용 ( Seong-yong Ahn ),이승훈 ( Seung-hoon Yi ),김나형 ( Na-hyung Kim ),이상욱 ( Sang-uk Lee ),강태수 ( Tae-su Kang ),백승화 ( Seung-hwa Baek ) 한국환경농학회 2016 한국환경농학회 학술대회집 Vol.2016 No.-

        본 연구는 기능성 홍삼미 제조를 위하여 40% 함수된 세척미를 압력 챔버에 넣어 진공상태를 120-150초 유지시킨 후 공기를 주입하여 2~4 kg/cm2로 유지한 조건에서 홍삼농축액(L사 헬스원, 한국산)을 희석(10 mg/ml)한 용액 1000 ml를 7등분하여 1 kg의 쌀에 1~2분 분사 후 압력을 제거하는 분사 과정을 총 7회 반복 실시한 후 20~30℃, 90~150 분간 건조하여 코팅된 홍삼쌀에서 중추신경억제, 해열진통, 간기능보호 및 학습기능개선, 항피로 작용을 하는 ginsenoside Rb1 및 Rg1 함량과 색도, 물성을 분석하였다. 홍삼가공식품의 기준 및 규격에 따라 진세노사이드 Rg1과 Rb1의 합으로서 하루 2.4~80 mg을 섭취하도록 권장하고 있어 홍삼엑스를 코팅한 홍삼쌀의 ginsenoside Rb1 및 Rg1의 함량은 0.02~0.06, 0.03~0.52 mg/g 수준이어서 100 g의 쌀을 섭취 하면 권장수준을 충족시킬 것으로 판단된다. 홍삼엑스 코팅쌀 색도의 경우 코팅에 의하여 대조군보다 L, a, b 값이 증가하는 경향을 보였고, 취반 후 L 값은 중가하나 a, b 값은 감소되었다. 경도와 점성은 대조구와 비교하여 코팅 쌀이 증가하는 경향을 보였으며, 응집성과 씹힘성은 감소하였다.

      • 공유 링크들을 가진 스위치를 위한 세션 할당 알고리즘

        안성용 ( Seong-yong Ahn ),이정아 ( Jeong-a Lee ),심재홍 ( Jae-hong Shim ) 한국정보처리학회 2004 한국정보처리학회 학술대회논문집 Vol.11 No.1

        본 논문에서는 다중 공유 링크를 가진 스위치를 위한 세션 연결 설정 시 이를 어떤 링크에 할당할 것인지를 결정하는 경험적 세션할당 알고리즘을 제안한다. 제안 알고리즘은 새로운 세션이 소속된 서비스 클래스의 각 링크에 할당된 세션들의 예측된 지연들 중 가장 작은 예측 지연을 가진 링크에게 그 세션을 할당한다. 다른 세션할당 알고리즘에 비해 제안 알고리즘은 부클래스들의 예측지연 특성을 직접적으로 활용함으로써, 서비스 클래스들에게 사전에 예약된 대역폭을 제공하고, 동일한 서비스 클래스에 속한 세션들에게는 서로 다른 공유 링크를 통해 전송되어도 가능한 비슷한 지연을 제공한다는 것을 모의실험을 통해 확인했다.

      • KCI등재

        화상회의를 위한 효율적인 온 - 라인 프레임 스케줄링 알고리즘

        안성용(Seong Yong Ahn),이정아(Jeong A Lee),심재홍(Jaehong Shim) 한국정보과학회 2004 정보과학회논문지 : 시스템 및 이론 Vol.31 No.7·8

        본 논문에서는 화상회의 시스템의 서비스 품질(QoS)을 최대화하기 위해 프레임 복원 태스크들에게 프로세서 시간을 효율적으로 분산하는 방안을 제시하고자 한다. 압축된 프레임은 복원에 소요된 프로세서 시간이 증가함에 따라 복원된 영상의 QoS 또한 증가하는 특성을 가진다. 따라서 각 프레임별 복원 영상의 품질은 복원을 위해 주어진 서비스 시간의 QoS 함수로 표현될 수 있다. 또한 각 화상회의 스트림은 연속된 프레임간 밀접한 시간 의존성을 가진다. 이러한 특성과 QoS 함수를 기반으로 본 논문에서는 총 QoS를 최대화하면서 모든 프레임이 아닌 일부 프레임들만 스케줄링하는 온-라인 프레임 스케줄링 알고리즘을 제안한다. 실험 결과 시스템 부하가 증가함에 따라 제안 알고리즘은 기존 EDF에 비해 보다 부드럽게 화질이 감소하고, 연속된 프레임들이 끊김 없이 출력되어 보다 자연스런 화자의 동작을 보일 수 있었다. In this paper, we propose an algorithm that distributes processor time to the tasks decoding encoded frames with a goal maximizing total QoS(quality of services) of video conference system. An encoded frame has such a characteristic that the QoS of recovered frame image also increases as the processor time given for decoding the frame gets to increase. Thus, the quality of decoded image for each frame can be represented as a QoS function of the amount of service time given to decode. In addition, every stream of video conference has close time-dependency between continuous frames belonging to the same stream. Based on the time-dependency and QoS functions, we propose an on-line frame scheduling algorithm which does not schedule all frames in the system but just a few frames while maximizing total QoS of video streams in the conference. The simulation results show that, as the system load gets to increase, the proposed algorithm compared to the existing EDF algorithm can reduce the quality of decoded frame images more smoothly and show the movements of conference attendees more naturally without short cutting.

      • KCI등재

        도심환경 자율주행을 위한 자율매니저 기반 경로계획 기법

        이영일,안성용,김종희,Lee, Young-Il,Ahn, Seong-Yong,Kim, Chong-Hui 한국군사과학기술학회 2013 한국군사과학기술학회지 Vol.16 No.6

        In this paper, we propose a local path planning method based on RANGER algorithm and autonomy manager for autonomous navigation of UGV in urban environment. LPP method is designed to generate the local path in sensing area by using lane and curb of pavement and autonomy manager is designed to make a decision which transit the status of LPP component to a proper status for current navigation environment. A field test is conducted with scenarios in real urban environment in which crossroad, crosswalk and pavement are included and the performance of proposed method is validated.

      • KCI등재

        재구성형 시스템을 위한 하드웨어/소프트웨어 분할 기법

        김준용,안성용,이정아,Kim, Jun-Yong,Ahn, Seong-Yong,Lee, Jeong-A. 한국정보처리학회 2004 정보처리학회논문지 A Vol.11 No.5

        본 논문에서는 재구성 가능한 시스템에서 Y-chart 설계공간 탐색 기법을 응용하여 하드웨어 소프트웨어 분할문제를 해결하기 위한 방법론을 제시하고 이 방법에 기초하여 성능분석 도구를 개발하였다. 이 방법론은 어플리케이션모델의 각 Task들로부터 범용프로세서나 FPGA와 같은 하드웨어 요소들로의 사상의 경우들을 생성하고 각각의 사상의 경우에 대한 시뮬레이션을 수행하여 시스템의 성능을 평가한다. 시뮬레이션 결과로 산출된 처리율에 기초하여 가장 좋은 성능을 산출하여 사상의 경우를 선택할 수 있다. 본문에서는 또한 시뮬레이션 속도를 향상시키기 위하여 작업량과 병렬성과의 관계에 기초하여 사상집합의 크기를 줄이는 휴리스틱 알고리즘을 제안한다. 제안된 사상집합 축소 휴리스틱을 적용한 시뮬레이션 결과 사상집합의 크기를 80%가량 줄일 수 있었다. In this paper, we propose a methodology solving the problem of the hardware-software partitioning in reconfigurable systems using a Y-chart design space exploration and implement a simulator according to the methodology. The methodology generates a mapping set between tasks and hardware elements using the hardware element model and the application model. We evaluate the throughput by simulating cases in each mapping set. With the throughput evaluation result, we can select the mapping case with the highest throughput. We also propose an heuristic improving the simulation time by reducing the mapping set on the basis of the relationship between workload and parallelism. Simulation results show that we can reduce the size of mapping set which poses difficulties on hardware-software partitioning by up to 80%.

      • Synchronous SpecCharts로부터 Synchronous VHDL 코드 생성기 설계

        윤성조(Seong-Jo Yun),안성용(Seong-Yong Ahn),이정아(Jeong-A Lee) 한국정보과학회 1999 한국정보과학회 학술발표논문집 Vol.26 No.2Ⅲ

        현재 많은 내장형 시스템을 구현하기 위한 방법론으로 가상 프로토타입(VP)을 이용하고 있다. 본 논문에서는 가상 프로토타입을 이용하여 내장형 시스템의 설계 및 구현을 위해 사용되는 시스템 명세 언어인 SpecCharts로 명세된 시스템을 동기적 의미론에 만족하는 SpecCharts의 Subset을 규명하여 동기화 형태로 해당 명세를 변환시키고 이로부터 synchronous VHDL 코드로 생성 할 수 있는 방법을 설계하였다. 동기적 의미론을 만족시키기 위하여 비결정적인 추상적인 모델(NDAM)을 이용하여 Speccharts로 부터 VHDL 코드로 변환하는 방법을 제시하고, 변환된 VHDL 코드를 동기적 VHDL 코드로 변환하기 위하여 W. Baker에 의해 규명된 동기적 VHDL subset 적용하여 synchronous VHDL 코드를 생성하는 방법을 제안한다.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼