http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
대기전력 및 소비전력 절감을 위한 고효율 모듈제어 시스템에 관한 연구
이명환,박영택,정헌석,강이구,Lee, Myung-Hwan,Park, Yung-Teak,Chung, Hun-Suk,Kang, Ey-Goo 한국전기전자재료학회 2012 전기전자재료학회논문지 Vol.25 No.5
A study on electrical and electronic equipment will occur in the atmosphere, which is essential to cut the power to prevent the waste of power by power measurement technology development and to develop the technology to do this operation is the main core of standby power to detect and block it and return the configured for software and hardware, while the actual construction to ensure stability through field testing and debugging of problems improved accordingly, as well as ease of installation and so it could be done while the test. In addition, in terms of basic hardware switching of standby power when blocking, reducing stress and ensure stable operation and circuit design, power off and back to ensure stable operation even when a protection circuit is applied.
이명환,Lee Myung-Hwan 대한수의사회 1985 대한수의사회지 Vol.21 No.9
The study was conducted to evaluate the drug sensitivity test and cause of the piglet with diarrhea for the clinical application in 51 farms for swine in Chung Nam area 1984. The result abtained were summarized as follows; 1, A purchase route of piglets;
산업용 인버터 구동을 위한 고효율 고내압 Field-stop IGBT 최적화 설계에 관한 연구
이명환,김범준,정은식,정헌석,강이구,Lee, Myung Hwan,Kim, Bum June,Jung, Eun Sik,Jung, Hun Suk,Kang, Ey Goo 한국전기전자재료학회 2013 전기전자재료학회논문지 Vol.26 No.4
In this paper, Solar, Wind, fuel cell used in a Power conversion devices and industrial inverter motor to increase the efficiency of energy consumption, which is a core part of high-efficiency, high-voltage Trench Gate Field Stop IGBT was studied. For this purpose Planar type NPT IGBT and Planar type Field Stop IGBT have designed a basic structure designed to Trench Gate Field Stop IGBT based on the completed structure by analyzing the energy consumption of electrical characteristics, efficiency is a key part, high-efficiency and high-voltage inverter for industry regarding the optimization design for Trench Gate Field Stop IGBT.
이명환(Lee Myung Hwan) 한국열린유아교육학회 2005 열린유아교육연구 Vol.10 No.1
이 연구는 독일 유아교육기관의 대표적인 학급구성 특징인 혼합연령집단 구성과 그 실제에 대하여 고찰하는 데 있다. 연구결과, 혼합연령집단은 아동들에게 다양한 그들의 삶의 상황에서 스스로 문제 해결을 할 수 있는 기회를 더 많이 제공함으로써, 아동이 혼합연령 집단 내에서 자주적이면서도 협동적인 인간관계를 자연스럽게 터득 할 수 있음을 알 수 있었다. 또한 아동들이 혼합연령집단에서 자신과 비슷한 발달수준의 아이들과 활동함으로써 일의 성과에 대한 스트레스를 덜 받을 뿐 아니라 친구나 또래를 잃을 염려가 동일연령집단 보다 적다고 할 수 있다. 현재 독일은 탁아소와 유치원을 통합하여 혼합연령집단으로 운영하는 추세이며, 더 나아가 초등학교 아동들을 위한 방과후시설인 Hort 까지도 연계하여 0세부터 12세에 이르기까지 광범위한 혼합연령집단이 구성되어 교육과 보육이 같은 기관내에서 조화를 이루며 성공적으로 행해지고 있다. 이러한 독일 유아교육기관의 혼합연령집단 구성 운영은 한국의 교육과 보육의 이원화체제로 인한 문제를 해결하고 바람직한 방향을 제시하는 데 적절한 시사점을 주고 있다. The goal of this study is to examine the formation of the heterogeneous-age group and its reality, which is the typical characteristic of the class formation in the German early childhood educational institutions. The results of the research show that the heterogeneous- age group provides the children with more opportunities to solve the problems for themselves in their various, real lives than the homogeneous- age group. In the heterogeneous- age group, the children natually acquire the skills of developing independent and cooperative human relationships. They also get less stress from the accomplishment of work, because they work with the children on the similar level of their development and they are less anxious about the loss of friends or peers than the children in the homogeneous-age group. Today in Germany, it is the main stream to manage kindergartens and day nurseries together and the children in these institutions work in heterogeneous- age groups. Moreover, the use of Hort, the facilities for the elementary school children after school, is connected with the activities of the heterogeneous- age group of children from 0 to 12 years old. In a word, education and nurture are in harmony and successfully executed in the identical institutions. Germany's such management of early childhood education in heterogeneous-age groups suggests for a desirable direction and solution to the problematic dual system of Korea's education and nurture.
유비쿼터스 환경에서의 센서 인터페이스를 위한 12비트 1kS/s 65uA 0.35um CMOS 알고리즈믹 A/D 변환기
이명환(Myung-Hwan Lee),김용우(Yong-Woo Kim),이승훈(Seung-Hoon Lee) 대한전자공학회 2008 電子工學會論文誌-SD (Semiconductor and devices) Vol.45 No.3
본 논문에서는 가속도 센서 및 자이로 센서 등과 같이 고해상도 및 작은 면적과 적은 전력 소모를 동시에 요구하는 센서 인터페이스 응용을 위한 12비트 1kS/s 65uA 0.35um CMOS 알고리즈믹 A/D 변환기 (ADC)를 제안한다. 제안하는 ADC는 재순환 기법을 이용한 알고리즈믹 구조를 사용하여 샘플링 속도, 해상도, 전력 소모 및 면적을 최적화하였으며, 일반적인 열린 루프 샘플링 기법을 적용한 버전1과 오프셋 및 플리커 잡음을 제거하여 동적 성능을 향상시키기 위해 닫힌 루프 샘플링 기법을 적용한 버전2로 각각 제작되었다. 또한 SHA와 MDAC 회로에는 스위치 기반의 전력 최소화 기법과 바이어스 공유 기법이 적용된 2단 증폭기를 사용하여 면적과 전력 소모를 최소화시켰다. 한편, 저전력, 소면적 구현을 위한 개선된 기준 전류 및 전압 발생기를 온-칩으로 집적하였으며, 시스템 응용에 따라 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.35um 2P4M CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 12비트 해상도에서 각각 최대 0.78LSB, 2.24LSB의 수준을 보이며, 동적 성능으로는 1kS/s의 동작 속도에서 버전1, 버전2 각각 최대 60㏈, 63㏈ 수준의 SNDR과 70㏈, 75㏈ 수준의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 버전1, 버전2 각각 0.78㎟, 0.81㎟이며 전력 소모는 2.5V 전원 전압과 1kS/s의 동작 속도에서 각각 0.163㎽, 0.176㎽이다. This work proposes a 12b 1kS/s 65uA 0.35um CMOS algorithmic ADC for sensor interface applications such as accelerometers and gyro sensors requiring high resolution, ultra-low power, and small size simultaneously. The proposed ADC is based on an algorithmic architecture with recycling techniques to optimize sampling rate, resolution, chip area, and power consumption. Two versions of ADCs are fabricated with a conventional open-loop sampling scheme and a closed-loop sampling scheme to investigate the effects of offset and 1/f noise during dynamic operation. Switched bias power-reduction techniques and bias circuit sharing reduce the power consumption of amplifiers in the SHA and MDAC. The current and voltage references are implemented on chip with optional off-chip voltage references for low-power SoC applications. The prototype ADC in a 0.35um 2P4M CMOS technology demonstrates a measured DNL and INL within 0.78LSB and 2.24LSB, and shows a maximum SNDR and SFDR of 60㏈ and 70㏈ in version1, and 63㏈ and 75㏈ in version2 at 1kS/s. The version1 and version2 ADCs with an active die area of 0.78㎟ and 0.81㎟ consume 0.163㎽ and 0.176㎽ at 1kS/s and 2.5V, respectively.
이명환(Myung Hwan Lee),장태웅(Tae Ung Jang),문창배(Chang Bae Moon),김병만(Byeong Man Kim),오득환(Duk-Hwan Oh) 한국산업정보학회 2014 한국산업정보학회논문지 Vol.19 No.2
다양한 오디오 편집 기술이 개발됨으로써 오디오 데이터의 변경이 보다 쉬워지고 그 결과로 위변조 같은 다양한 사회 문제가 발생하고 있다. 현재 이런 문제를 해결하기 위해 디지털 포렌식 기술이 활발히 연구되어지고 있다. 본 논문에서는 이러한 디지털 포렌식 기술 중의 하나로 모바일 기기를 판별하는 방법을 제안하였다. 제안 방법에서는 사람에게는 들리지 않지만 기기의 디자인과 IC로부터 발생하는 노이즈 특징을 이용한다. 위너필터를 사용하여 기기의 노이즈 음을 추출하고 MIRtoolbox를 이용하여 특징들을 추출한 후 이를 다층 신경망에 학습시켜 기기를 판별한다. 총 6개의 모바일 기기를 사용하였으며 5-fold test를 통하여 99.9%의 판별 성능을 보였다. 또한 UCC 사이트에 업로드 된 데이터에서도 노이즈 음을 통한 판별이 가능한지 실험을 진행하였으며 99.8%의 판별 성능을 보였다. Thanks to the development of diverse audio editing Technology, audio file can be easily revised. As a result, diverse social problems like forgery may be caused. Digital forensic technology is actively studied to solve these problems. In this paper, a hand-held device identification method, an area of digital forensic technology is proposed. It uses the noise features of devices caused by the design and the integrated circuit of each device but cannot be identified by the audience. Wiener filter is used to get the noise sounds of devices and their acoustic features are extracted via MIRtoolbox and then they are trained by multi-layer neural network. To evaluate the proposed method, we use 5-fold cross-validation for the recorded data collected from 6 mobile devices. The experiments show the performance 99.9%. We also perform some experiments to observe the noise features of mobile devices are still useful after the data are uploaded to UCC. The experiments show the performance of 99.8% for UCC data.