http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
Design of multi-standard NTSC/PAL video encoder
강봉순,Juhyun Kim,양훈기 한국물리학회 2004 Current Applied Physics Vol.4 No.1
This paper presents the design of a multi-standard NTSC/PAL video encoder. The encoder converts International Telecom-munication Union-Recommendation (ITU-R) BT.601 4:2:2, ITU-R BT.656 or RGB inputs from various video sources intoNational Television Standards Committee (NTSC) or phase-alternate line (PAL) TV signals in both S-video and composite videobaseband signals (CVBS). The encoder adopts multiplier-free structures to reduce hardware complexity. The hardware bit width ofprogrammable digital lters for luminance and chrominance signals, along with other operating blocks, are carefully determined toproduce high-quality digital video signals of 1 least signicant bit (LSB) error or less. The proposed encoder is experimentally demonstrated by using the Altera APEX20K600EBC652-3 device.
비동기 방식의 직렬통신 시스템에서 헤드 검출 기능을 가진 회전기용 리시버의 FPGA 구현
강봉순,이창훈,김인규,하주영,김주현,Kang, Bong-Soon,Lee, Chang-Hoon,Kim, In-Kyu,Ha, Ju-Young,Kim, Ju-Hyun 한국정보통신학회 2005 한국정보통신학회논문지 Vol.9 No.1
본 논문에서는 회전기의 위치에 대한 정보를 가지고 있는 Encoder와 정해진 경로(Serial Signal)를 통해 Data를 전송하거나 받고, DSP로 Data를 정해진 경로(Paralle Signal)를 통해 Data를 전송하거나 받는 기능을 가진 Receiver를 FPGA Design한 것이다. 동일 동작 Clock을 사용하지 않는 다른 System의 Serial Data 통신을 하는 경우, 새로운 헤더 검출 방법을 제시하여 Serial Data의 유효한 각 Bit의 정보를 얻기 위해서는 헤더 내의 Sync. Code를 해석하여 유효 Data의 길이를 찾을 수 있다. 또한 Receiver의 동작 주파수를 'clk_select' Port를 사용하여 내부 동작 주파수를 20MHz 또는 60MHz를 선택할 수 있다. This paper presents the design and implementation of a receiver operating between a rotary machine encoder and DSP. The receiver connects with the encoder using 1 bit serial data and DSP using 16 bits bus line. The receiver and encoder use the different operating frequency each other. We suggest a new apparatus and method of synchronized code for header detection in 1bit serial communication. The system operating frequency can be changed into 20MHz or 60MHz by using the external port such as 'clk_select'.
수직축 Strip구조를 이용한 실시간 Disparity시스템의 설계
강봉순,양훈기 대한전자공학회 2004 電子工學會論文誌-SD (Semiconductor and devices) Vol.41 No.4
본 논문은 2개의 영상을 이용, disparity algorithm을 바탕으로 영상에 나타난 물체의 깊이 정보를 영상의 밝고 어두운 정도로 나타낼 수 있는 방법을 제안한다. 또한 제안된 방법을 이용, 실시간 동작이 가능한 하드웨어 설계 및 구현을 실현한다. 실시간 동작을 위해 본 논문에서는 수직축 strip 구조를 이용하여 영상들의 유사 정도를 계산하였다. 물체의 거리 정보를 흑백영상으로 변환하여 가까이 있는 물체는 밝게, 멀리 있는 물체는 어둡게 나타낼 수 있도록 하여 각종 영상장치에서 확인할 수 있도록 하였다. 본 논문에서 제안한 방법의 하드웨어는 30 frame/sec의 동작을 하도록 설계하여 Altera APEX20K1000EBC6S2-3의 device를 사용하여 검증하였으며, Hynix 0.35㎛ CB35 ASIC library와 256PQFP package를 이용하여 IC로 제작하였다. In this paper, we propose the method that analyzes the depth of object using 2 images in the disparity algorithm. It also presents the design and implementation of the proposed method for a real time processing. The proposed system uses the vertical strip structure for calculating similar pixel numbers for the processing and converts the depth of object into gray scale images in order to be displayed on various display devices. The hardware using the proposed method is operating with 30 frames/sec and verified by using the Altera APEX 20K1000EBC652-3. The proposed method is also Implemented into It by using the Hynix 0.35${\mu}{\textrm}{m}$ CB35 ASIC library and 256PQFP package.
Design of three-dimensional real-time disparity system using stereo images
강봉순,Kwangje Woo,Changhee Hong,양훈기,Dooil Hong 한국물리학회 2004 Current Applied Physics Vol.4 No.1
In this paper, we propose a three-dimensional real-time disparity system that converts the locations of objects into the gray-scaleimage by using two images incoming through stereo cameras. While measuring the similarity for the images, the proposed systemadopts the vertical strip structure for a real-time processing. The proposed system is able to process 15 frames per second (fps) anddisplay the resulting disparity images with 30 fps on the TV sets. The system is designed by using the VHDL. It is also experimentally demonstrated by using the Altera APEX20K1000EBC652-3 device.