http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
gcd 연산을 이용한 조합 소수 검사 알고리즘의 분석 및 최적화
서동우(Dongwoo Seo),조호성(Hosung Jo),박희진(Heejin Park) 한국정보과학회 2007 한국정보과학회 학술발표논문집 Vol.34 No.1B
큰 소수를 빠르게 생성하기 위한 다양한 소수 검사 방법이 개발되었으며, 가장 많이 쓰이는 소수 검사 방법은 trial division과 Fermat (또는 Miller-Rabin) 검사를 조합한 방법과 gcd 연산과 Fermat (또는 Miller-Rabin) 검사를 조합한 방법이다. 이 중 trial division과 조합한 방법에 대해서는 확률적 분석을 이용하여 수행시간을 예측하고 수행시간을 최적화 하는 방법이 개발되었다. 하지만, gcd 연산과 조합한 방법에 대해서는 아무런 연구결과도 제시되어 있지 않다. 본 논문에서는 gcd 연산을 이용한 조합 소수 검사 방법에 대해 확률적 분석을 이용하여 수행시간을 예측하고 수행시간을 최적화 하는 방법을 제안한다.
OPC UA 기반 스마트팩토리 디지털 트윈 테스트베드 시스템 개발
김재성,정석찬,서동우,김대기,Kim, Jaesung,Jeong, Seok Chan,Seo, Dongwoo,Kim, Daegi 한국멀티미디어학회 2022 멀티미디어학회논문지 Vol.25 No.8
The manufacturing industry is continuously pursuing advanced technology and smartization as it converges with innovative technology. Improvement of manufacturing productivity is achieved by monitoring, analyzing, and controlling the facilities and processes of the manufacturing site in real time through a network. In this paper, we proposed a new OPC-UA based digital twin model for smart factory facilities. A testbed system for USB flash drive packaging facility was implemented based on the proposed digital twin model and OPC-UA data communication scheme. Through OPC-UA based digital twin model, equipment and process status information is transmitted and received from PLC to monitoring and control 3D digital models and physical models in real time. The usefulness of the developed digital twin testbed system was evaluated through usability test.
중소기업공학해석자립화를 위한 공개라이브러리 기반 전처리기 시스템 개발
박형욱(Hyungwook Park),서동우(Dongwoo Seo),윤태호(Taeho Yoon),김연호(Younho Kim),손일엽(Ilyoup Sohn) (사)한국CDE학회 2015 한국 CAD/CAM 학회 학술발표회 논문집 Vol.2015 No.동계
최근 IT 설계 기술의 진화, 제품의 복잡성 증가 및 대외적 요구조건의 증대와 다변화 등으로 인해 설계·해석 문제의 규모가 획기적으로 증가하고 있으며 기존 단일분야(single-disciplinary)만을 고려한 시뮬레이션에서 다분야통합(Multi-disciplinary) 시뮬레이션으로 변모 하고 있다. 이를 위해서는 다양한 조건에서의 정밀 전산모사가 필수적이나 국내 중소기업의 경우 고가의 컴퓨팅 및 전문인력확보의 문제등으로 인해 R&D 및 현업에의 적용이 매우 미흡한 실정이다. 본 연구에서는 Windows, Unix/Linux 등 다양한 OS 에서 활용가능하며 LGPL 라이선스를 가지고 있는 공개라이브러리인 Netgen 을 활용하여 시뮬레이션에 적용을 위한 전처리기 시스템을 개발하였다. 본 프로그램에서는 다양한 CAD 모델 파일에서 Geometry 정보를 추출하여 자동으로 Mesh 를 생성하는 기능을 제공하는 함수를 구축하였으며, Meshing, Refinement, Quality Check 등의 자동격자모델 생성기능뿐만 아니라 간편한 GUI 기반의 Boundary Condition 및 Property 를 입력하여 해당하는 구조해석 Solver 에 대한 전처리기로 활용할 수 있도록 하였다. 한국과학기술정보연구원의 슈퍼컴퓨팅 중소기업지원실에서는 내부 시스템을 통해 이를 등록 후 배포하였으며, 중소기업지원에서 실제 활용될 수 있음을 증명한다.