http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
선택적 분자선 에픽택시 방법에 의한 1D-2DEG 혼성 나노선 FET의 구현
김윤주,김동호,김은홍,서유정,노정현,한철구,김태근,Kim, Yun-Joo,Kim, Dong-Ho,Kim, Eun-Hong,Seo, Yoo-Jung,Roh, Cheong-Hyun,Hahn, Cheol-Koo,Ogura, Mutsuo,Kim, Tae-Geun 한국전기전자재료학회 2006 전기전자재료학회논문지 Vol.19 No.11
High quality three-dimensional (3D) heterostructures were constructed by selective area (SA) molecular beam epitaxy (MBE) using a specially patterned GaAs (001) substrate to improve the efficiency of tarrier transport. MBE growth parameters such as substrate temperature, V/III ratio, growth ratio, group V sources (As2, As4) were varied to calibrate the selective area growth conditions and the 3D GaAs-AlGaAs heterostructures were fabricated into the ridge type and the V-groove type. Scanning micro-photoluminescence $({\mu}-PL)$ measurements and the following analysis revealed that the gradually (adiabatically) coupled 1D-2DEG (electron gas) field effect transistor (FET) system was successfully realized. These 3D-heterostructures are expected to be useful for the realization of high-performance mesoscopic electronic devices and circuits since it makes it possible to form direct ohmic contact onto the (quasi) 1D electron channel.
고전압 GaN 쇼트키 장벽 다이오드의 완충층 누설전류 분석
황대원(Dae Won Hwang),하민우(Min-Woo Ha),노정현(Cheong Hyun Roh),박정호(Jung Ho Park),한철구(Cheol-Koo Hahn) 大韓電子工學會 2011 電子工學會論文誌-SD (Semiconductor and devices) Vol.48 No.2
본 논문에서 실리콘 기판 위에 성장된 GaN 에피탁시를 활용하여 고전압 쇼트키 장벽 다이오드를 제작하였으며, 금속-반도체 접합의 열처리 조건에 따른 GaN 완충층 (buffer layer) 누설전류와 제작된 다이오드의 전기적 특성 변화를 연구하였다. Ti/Al/Mo/Au 오믹 접합과 Ni/Au 쇼트키 접합이 제작된 소자에 설계 및 제작되었다. 메사를 관통하는 GaN 완충층의 누설전류를 측정하기 위하여 테스트 구조가 제안되었으며 제작하였다. 700℃에서 열처리한 경우 100 V 전압에서 측정된 완충층의 누설전류는 87 ㎁이며, 이는 800℃에서 열처리한 경우의 완충층의 누설전류인 780 ㎁보다 적었다. GaN 쇼트키 장벽 다이오드의 누설전류 메커니즘을 분석하기 위해서 Auger 전자 분광학 (Auger electron spectroscopy) 측정을 통해 GaN 내부로 확산되는 Au, Ti, Mo, O 성분들이 완충층 누설전류 증가에 기여함을 확인했다. 금속-반도체 접합의 열처리를 통해 GaN 쇼트키 장벽 다이오드의 누설전류를 성공적으로 감소시켰으며 높은 항복전압을 구현하였다. We have fabricated GaN Schottky barrier diode (SBD) for high-voltage applications on Si substrate. The leakage current and the electrical characteristics of GaN SBD are investigated by annealing metal-semiconductor junctions. Ohmic junctions of Ti/Al/Mo/Au and Schottky junctions of Ni/Au are used in the fabrication. A test structure is proposed to measured buffer leakage current through a mesa structure. When annealing temperature is increased from 700℃ to 800℃, measured buffer leakage current is also increased from 87 ㎁ to 780 ㎁ at the width of 100 ㎛. The diffusion of Au, Ti, Mo, O into GaN buffer layer increases the leakage current and that is verified by Auger electron spectroscopy. Experimental results show that the low leakage current and the high breakdown voltage of GaN SBD are achieved by annealing metal-semiconductor junctions.