http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
A High-Speed Two-Parallel Radix-2<sup>4</sup> FFT/IFFT Processor for MB-OFDM UWB Systems
LEE, Jeesung,LEE, Hanho The Institute of Electronics, Information and Comm 2008 IEICE transactions on fundamentals of electronics, Vol.91 No.4
<P>This paper presents a novel high-speed, low-complexity two-parallel 128-point radix-2<SUP>4</SUP> FFT/IFFT processor for MB-OFDM ultra-wideband (UWB) systems. The proposed high-speed, low-complexity FFT architecture can provide a higher throughput rate and low hardware complexity by using a two-parallel data-path scheme and a single-path delay-feedback (SDF) structure. The radix-2<SUP>4</SUP> FFT algorithm is also realized in our processor to reduce the number of complex multiplications. The proposed FFT/IFFT processor has been designed and implemented with 0.18μm CMOS technology in a supply voltage of 1.8V. The proposed two-parallel FFT/IFFT processor has a throughput rate of up to 900Msample/s at 450MHz while requiring much smaller hardware complexity and low power consumption.</P>
LEE, Seungbeom,LEE, Hanho The Institute of Electronics, Information and Comm 2008 IEICE transactions on fundamentals of electronics, Vol.91 No.3
<P>This paper presents a novel high-speed low-complexity pipelined degree-computationless modified Euclidean (pDCME) algorithm architecture for high-speed RS decoders. The pDCME algorithm allows elimination of the degree-computation so as to reduce hardware complexity and obtain high-speed processing. A high-speed RS decoder based on the pDCME algorithm has been designed and implemented with 0.13-μm CMOS standard cell technology in a supply voltage of 1.1V. The proposed RS decoder operates at a clock frequency of 660MHz and has a throughput of 5.3Gb/s. The proposed architecture requires approximately 15% fewer gate counts and a simpler control logic than architectures based on the popular modified Euclidean algorithm.</P>
디지털 워터마크를 이용한 Semi - fingerprinting
이한호(Hanho Lee),이정수(Jung Soo Lee),김종원(Jong Weon Kim) 한국정보과학회 2003 한국정보과학회 학술발표논문집 Vol.30 No.1A
본 논문에서는 대역확산방식을 응용한 새로운 워터마킹 방법에 대해서 설명하고, 이를 이용하여 semi-fingerprinting을 구현할 수 있는 데이터 구조에 대해서 기술하였다. 본 논문은 저작권 보호에 주초점이 맞추어져 있는 워터마크 기술을 실질적으로 필요한 fingerprinting분야에 적용함으로써, 그 동안 학문연구에 그치고 있었던 워터마크 기술을 산업적 응용에까지 확대시키는데 큰 기여를 할 것으로 기대된다. 본 논문에서 제안한 워터마킹 방법은 난수이동(random number shift)방법을 이용하여 데이터 삽입량을 증가시켰다. 또한, semi-fingerprinting에 적용하기 위해 일본 내에서 진행중인 cIDF의 지침에 기반 하여 워터마크를 구성하였다.
전류 및 주파수에 따른 철손을 고려한 MR댐퍼 인덕턴스 예측
이한호(Hanho Lee) 한국자동차공학회 2023 한국자동차공학회 부문종합 학술대회 Vol.2023 No.5
차량의 승차감을 향상시키는 MR댐퍼의 응답성을 위해서는 제어기의 역할이 중요하다. 전류 및 주파에 따른 철손을 고려하지 않은 인덕턴스 정보만으로는 응답성의 정확도가 낮아지므로 제어기 설계의 정확도 역시 낮아진다. 동적시스템의 모델링 및 설계 과정에서 발생하는 불확실성을 해결하려면, 전류 및 주파수에 따라 변화하는 철손을 고려한 인덕턴스를 추가적으로 고려하는 것이 필요하다. 이에 본 논문에서는 철손이 존재할 때 인덕턴스가 전류 및 주파수에 따라 변화하는 파라미터임을 보이고, 전류 및 주파수에 따라 인덕턴스를 예측하여 실제 실험에서 얻은 인덕턴스와 비교 후 예측의 타당성을 밝히고자 한다.
멀티-기가비트 WPAN 시스템을 위한 고속 QC-LDPC 복호기 구조
이한호(Hanho Lee),사부흐(Sabooh Ajaz) 대한전자공학회 2013 전자공학회논문지 Vol.50 No.2
60GHz 멀티-기가비트 WPAN 시스템을 위한 고속 QC-LDPC 복호기의 구조를 제안한다. 제안한 QC-LDPC 복호기 설계를 위하여 4 블록-병렬 계층 복호 기술과 fixed wire network 기술이 적용 되었다. 2단 파이프라이닝과 4 블록-병렬 계층 복호기술은 동작 주파수와 데이터 처리량을 개선시키는데에 큰 효과가 있다. 또한 본 제안한 복호기 구조에서 스위치 네트워크를 구현하여 위하여 fixed wire network로 간단하게 구현될 수 있으면 하드웨어 복잡도를 크게 감소시킬 수 있다. 제안한 672-비트, rate-1/2인 QC-LDPC 복호기 구조는 90-nm CMOS 표준 셀을 이용해 설계 및 합성하였다. 성능 분석 결과 제안한 QC-LDPC 복호기 구조는 794K 게이트를 가지며 클락 속도 290MHz 에서 작동한다. 12-iteration일 때 데이터 처리율은 3.9Gbps 이며 60GHz WPAN 시스템에 적용되어 사용 될 수 있다. A high-throughput Quasi-Cyclic Low-Density Parity-Check (QC-LDPC) decoder architecture is proposed for 60GHz multi-gigabit wireless personal area network (WPAN) applications. Two novel techniques which can apply to our selected QC-LDPC code are proposed, including a four block-parallel layered decoding technique and fixed wire network. Two-stage pipelining and four block-parallel layered decoding techniques are used to improve the clock speed and decoding throughput. Also, the fixed wire network is proposed to simplify the switch network. A 672-bit, rate-1/2 QC-LDPC decoder architecture has been designed and implemented using 90-nm CMOS standard cell technology. Synthesis results show that the proposed QC-LDPC decoder requires a 794K gate and can operate at 290 MHz to achieve a data throughput of 3.9 Gbps with a maximum of 12 iterations, which meet the requirement of 60 GHz WPAN applications.
Simulation Study of Plasma Display Panel-Based Flat Panel X-Ray Detector
Hakjae Lee,Kisung Lee,Sangheum Eom,Hanho Park,Jungwon Kang IEEE 2013 IEEE transactions on nuclear science Vol.60 No.2
<P>Screen-film-based radiography is being rapidly replaced by digital radiography (DR). Thin-film-transistors (TFT) with amorphous silicon (a-Si) or amorphous selenium (a-Se) are usually used in DR X-ray imaging systems. Another flat panel display, plasma display panel (PDP), has a structure that is similar to that of the conventional gas type radiation detectors, and can be manufactured with lower costs than the TFT-based detector panels. The motivation of this study was to develop a cost-effective DR detector using the PDP. In order to apply the PDP technologies in gaseous detectors for X-ray imaging, we modified the pixel's structure and optimized the materials inside the PDP panel. To maximize the signal's intensity, we re-designed the panel's structure based on the gas microstrip detector (GMD), and estimated the performance of the proposed detector using the Monte Carlo simulation method. Signal intensity of gaseous detector is determined by the amount of ionization as well as by the avalanche effect. The ionization and avalanche processes were simulated using the Geant4 and Garfield, respectively. Four types of gas mixtures and various values of electric fields have been explored. The results show that a higher proportion of Xe helps to generate more ionization electrons. The results also suggest that the electric field, which is applied between anode and cathode strips, is a dominant factor for the avalanche effect to occur. In this study, the GMD structure was adopted for the plasma-display-panel-based X-ray detector. A quantitative verification of the effectiveness of the proposed structure was performed as well.</P>
RST Invariant Image Watermarking
이정수(Jungsoo Lee),이한호(Hanho Lee),장재영(Jaeyoung Jang),김종원(Jongweon Kim) 한국정보과학회 2003 한국정보과학회 학술발표논문집 Vol.30 No.1A
본 논문에서는 기하학적인 변형에 강인하고 멀티비트 정보를 삽입할 수 있는 이미지 워터마킹 방법을 제안한다. 멀티비트 정보를 삽입하기 위해 이미지와 Base watermark와의 상관 특성을 나타내는 피크의 위치정보를 이용한다. 기하학적인 변형에 대비하기 위해서는 RS 정보를 따로 삽입하게 되는데, 워터마크 이미지로부터 이 RS정보를 추출함으로써 변형 정보를 뽑아낼 수 있게 된다. 제안된 방법의 성능을 테스트 하기 위해 다양한 기하학적인 변형을 이미지에 가한 후 멀티비트 정보를 뽑아낼 수 있는 지 알아본다. 실험을 통해 본 논문에서 제안한 방법이 기하학적인 변형에 강인하고, 또한 삽입한 멀티비트 정보를 삽입하고 뽑아내는 데 효율적인 방법임을 알 수 있다.