RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
          펼치기
        • 등재정보
          펼치기
        • 학술지명
          펼치기
        • 주제분류
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • Unequal Error Protection and Error Concealment Schemes for the Transmission of H.263 Video over Mobile Channels

        홍원기,고성재,Hong, Won-Gi,Ko, Sung-Jea Institute of Korean Electrical and Electronics Eng 1998 전기전자학회논문지 Vol.2 No.2

        This paper presents unequal error protection and error concealment techniques far robust H.263 video transmission over mobile channels. The proposed error protection scheme has three major features. First, it has the capability of preventing the loss of synchronization information in H.263 video stream as much as possible that the H.263 decoder can resynchronize at the next decoding point, if errors are occurred. Secondly, it employs an unequal error protection scheme to support variable coding rates using rate compatible punctured convolutional (RCPC) codes, dividing the encoded stream into two classes. Finally, a macroblock-interleaving scheme is employed in order to minimize the corruption of consecutive macroblocks due to burst errors, which can make a proper condition for error concealment. In addition, to minimize the spatial error propagations due to the variable length codes, a fast resynchronization scheme at the group of block layer is developed for recovering subsequent error-free macroblocks following the damaged macroblock. futhermore, error concealment techniques based on both side match criterion and overlapped block motion compensation (OBMC) are employed at the source decoder so that it can not only recover the lost macroblock more accurately, but also reduce blocking artifacts. Experimental results show that the proposed scheme can be an effective error protection scheme since proper video quality can be maintained under various channel bit error rates.

      • 초고층 건물의 전면기초(MAT 기초) 해석 및 설계

        홍원기,황대진,권장혁,Hong, Won-Gi,Hwang, Dae-Jin,Gwon, Jang-Hyeok 한국지반공학회 1995 지반 : 한국지반공학회지 Vol.11 No.2

        초고층 건물의 기초는 지반의 지지력, 경제성, 시공성 등이 고려되어 먼저 그 형태가 결정되게 된다. 이 논문에서 고려된 빌딩에서의 깊은 기초의 적용은 심도90~l00m까지 암반의 충분한 지내력이 확보되고 있지 않은데 기인한 것이다. 지반의 지지력이 전반적으로 그다지 크지 않으면서 상부 구조물이 어느 특정기등에 상당한 축력을 미치게 되는 경우 이곳에는 상대적으로 많은 침하가 예상되게 된다. 이러한 경우 전면기초(MAT기초)로 처리하면 지반에 미치는 큰 응력을 주위 지반으로 분산시켜 경제적이며 바람직한 설계가 가능하여 진다. 이때 약한 부분의 지반은 전면기초를 통하여 지지력의 여유가 있는 지반과 연결되게 되므로 전면기초가 이와 같은 휨모멘트나 전단력등을 전달할 수 있도록 설계된다면 기초의 부등침하를 방지할 수 있게되어 상부 구조물을 부등침하로 부터 안전하게 보존할 수 있게 된다. 본 논문은 이와같이 실제 계획, 설계중인 초고층 건물의 순수전면기초 해석 및 설계로서 일반 실무에도 연결될 수 있는 설계기법과 하중이 지반의 지내력을 초과하는 경우 응력의 재분배를 고려한 모델링 기법을 소개하고자 한다. Types of foundation of high rise buildings are primarily determined by loads transmitted from super structure, soil bearing capacity and available construction technology, The use of deep foundation of the buildings considered in this study due to the fact that rock of enough bearing capacity is not found down until 90~l00m. When a concentration of high soil pressure must be distributed over the entire building area, when small soft soil areas must be bridged, and when compressible strata are located at a shallow depth, mat foundation may be useful in order to have settlement and differential settlement of variable soils be minimized. The concept of mat foundation will also demonstrate some difficulties of applications if the load bearing demand directly carried down to the load -bearing strata exceeds the load -bearing capacity. This paper introduces both the analysis and design of mat type foundation for high rise buildings as well as the method-ology of modelling of the soil foundation, especially, engineered to redistribute the stress exceeding the soil bearing capacity. This process will result in the wide spread of stresses over the entire building foundation.

      • Regulated partial distortion search algorithm for motion estimation

        홍원기,오태명,김영로,Hong, Won-Gi,Oh, Tae-Myung,Kim, Young-Ro The Institute of Electronics and Information Engin 2006 電子工學會論文誌. Journal of the institute of electronics Vol.43 No.2

        본 논문은 비디오 코딩에서 조절된 부분 영상 블럭의 차이값을 이용한 빠른 움직임 추정 알고리즘을 제안한다. 제안된 방법은 적은 계산량을 통하여 매우 정확한 움직임 벡터를 구할 수 있다. 실험을 통하여 제안된 방법은 전역 검색 방법(Full Search)가 매우 유사한 정확도를 보인 반면, 전역 검색 방법 보다 6에서 28배의 속도 향상을 보여주고 있다. A fast motion-estimation algorithm based on regulated partial block distortions is proposed. The proposed algorithm can obtain very accurate motion vectors with a small computational load. Simulation results show that the proposed scheme provides very close performance to the full search while it is about 6 to 28 times faster than the full search.

      • 부분 압축 명령어를 위한 캐쉬 구조의 설계 및 평가

        홍원기,이승엽,김신덕,Hong, Won-Gi,Lee, Seung-Yeop,Kim, Sin-Deok 한국정보과학회 2001 정보과학회논문지 : 시스템 및 이론 Vol.28 No.5

        VLIW에서는 프로그램 코드를 병렬화 하는 작업이 모두 컴파일러에 의해서만 이루어진다. 따라서 병렬로 수행될 연산어들을 명시적으로 나타내 주어야 하며, 이를 위한 명령어 인코딩 방식으로 전개 인코딩 방식과 압축 인코딩 방식이 사용되어 왔다. 각 인코딩 방식들은 명령어의 적재 및 검색을 위해 서로 다른 캐쉬 구조를 필요로 하는데, 전개 인코딩 방식으로 비압축 캐쉬를 압축 인코딩 방식으로 압축 캐쉬를 사용하고 있다. 그러나 이들은 각각 무효 연산어로 인한 메모리 활용 효율 저하와 복원 과정으로 인한 명령어 인출 오버헤드의 증가라는 문제점을 안고 있다. 본 논문에서는 부분적으로 명령어 길이를 일정하게 유지하는 부분 압축 인코딩을 사용해 메모리 활용 효율을 높이는 동시에 명령어 인출 오버헤드를 줄일 수 있는 분할 캐쉬 구조를 제안한다. 각 캐쉬 구조를 구현하는데 필요한 칩 영역을 계산하여, 분할 캐쉬가 비교적 비용 효율적인 캐쉬 구조임을 확인하였다. 모의 실험을 통한 메모리 활용 효율 측정 결과 하드웨어 비용의 증가를 고려하더라도 분할 캐쉬는 비압축 캐쉬에 비해 최고 약 3배의 메모리 활용 효율을 얻을 수 있었다. 각 캐쉬 구조를 일차 캐쉬로 하는 VLIW 시스템들의 성능 측정 결과는 TCSC(블록 집중형 분할 캐쉬)를 사용한 시스템이 비용 대비 성능 면에서 가장 우수한 것으로 나타났다.

      • KCI등재

        내장 메모리를 위한 프로그램 가능한 자체 테스트

        홍원기(Won-Gi Hong),장훈(Hoon Chang) 대한전자공학회 2007 電子工學會論文誌-SD (Semiconductor and devices) Vol.44 No.12

        메모리 기술이 발달함에 따라 메모리의 집적도가 증가하게 되었고, 이러한 변화는 구성요소들의 크기를 작아지게 만들고, 고장의 감응성이 증가하게 하였다. 그리고 고장은 더욱 복잡하게 되었다. 또한, 칩 하나에 포함되어있는 저장 요소가 늘어남에 따라 테스트 시간도 증가하게 되었다. 그리고 SOC 기술의 발달로 대용량의 내장 메모리를 통합할 수 있게 되었지만, 테스트과정이 복잡하게 되어 외부 테스트 환경에서는 내장 메모리를 테스트하기 어렵게 되었다. 본 논문에서 제안하는 테스트 구조는 내장 테스트를 사용하여 외부 테스트 환경 없이 테스트가 가능하다. 제안하는 내장 테스트 구조는 다양한 알고리즘을 적용 가능하므로, 생산 공정의 수율 변화에 따른 알고리즘 변화에 적용이 가능하다. 그리고 메모리에 내장되어 테스트하므로, At-Speed 테스트가 가능하다. 즉, 다양한 알고리즘과 여러 형태의 메모리 블록을 테스트 가능하기 때문에 높은 효율성을 가진다. The density of Memory has been increased by great challenge for memory technology. Therefore, elements of memory become more smaller than before and the sensitivity to faults increases. As a result of these changes, memory testing becomes more complex. In addition, as the number of storage elements per chip increases, the test cost becomes more remarkable as the cost per transistor drops. Recent development in system-on-chip (SOC) technology makes it possible to incorporate large embedded memories into a chip. However, it also complicates the test process, since usually the embedded memories cannot be controlled from the external environment. Proposed design doesn't need controls from outside environment, because it integrates into memory. In general, there are a variety of memory modules in SOC, and it is not possible to test all of them with a single algorithm. Thus, the proposed scheme supports the various memory testing process. Moreover, it is able to At-Speed test in a memory module. consequently, the proposed is more efficient in terms of test cost and test data to be applied.

      • KCI등재
      • KCI등재

        내장 메모리를 위한 프로그램 가능한 자체 테스트와 플래시 메모리를 이용한 자가 복구 기술

        홍원기(Won-Gi Hong),최정대(Jung-Dai Choi),심은성(Eun-Sung Shim),장훈(Hoon Chang) 대한전자공학회 2008 電子工學會論文誌-SD (Semiconductor and devices) Vol.45 No.2

        메모리 기술이 발달함에 따라 메모리의 집적도가 증가하게 되었고, 이러한 변화는 구성요소들의 크기를 작아지게 만들고, 고장의 감응성이 증가하게 하였다. 그리고 고장은 더욱 복잡하게 되었다. 또한, 칩 하나에 포함되어있는 저장 요소가 늘어남에 따라 테스트 시간도 증가하게 되었다. 본 논문에서 제안하는 테스트 구조는 내장 테스트를 사용하여 외부 테스트 환경 없이 테스트가 가능하다. 제안하는 내장 테스트 구조는 여러 알고리즘을 적용 가능하므로 높은 효율성을 가진다. 또한 고장 난 메모리를 여분의 메모리로 재배치함으로써 메모리 수율 향상과 사용자에게 메모리를 투명하게 사용할 수 있도록 제공할 수 있다. 본 논문에서는 고장 난 메모리 부분을 여분의 행과 열 메모리로 효율적인 재배치가 가능한 복구 기술을 포함한다. 재배치 정보는 고장 난 메모리를 매번 테스트 해야만 얻을 수 있다. 매번 테스트를 통해 재배치 정보를 얻는 것은 시간적 문제가 발생한다. 이것을 막기 위해 한번 테스트해서 얻은 재배치 정보를 플래시 메모리에 저장해 해결할 수 있다. 본 논문에서는 플래시 메모리를 이용해 재배치 정보의 활용도를 높인다. The density of Memory has been increased by great challenge for memory technology, so elements of memory become smaller than before and the sensitivity to faults increases. As a result of these changes, memory testing becomes more complex. The number of storage elements is increased per chip, and the cost of test becomes more remarkable as the cost per transistor drops. Proposed design doesn't need to control from outside environment, because it integrates into memory. The proposed scheme supports the various memory testing algorithms. Consequently, the proposed one is more efficient in terms of test cost and test data to be applied. Moreover, we proposed a reallocation algorithm for faulty memory parts. It has an efficient reallocation scheme with row and column redundant memory. Previous reallocation information is obtained from faulty memory every each tests. However proposed scheme avoids to this problem. because onetime test result from reallocation information can save to flash memory. In this paper, a reallocation scheme has been increased efficiency because of using flash memory.

      • KCI등재

        Bluetooth/Zigbee/WiMAX/WLAN(2.4~5.82 ㎓) 대역 응용을 위해 루프 형태를 삽입한 슬롯 안테나 설계

        홍윤기(Yoon-Gi Hong),안상철(Sang-Chul An),정훈(Hoon Jung),홍원기(Won-Gi Hong),정천석(Cheon-Seok Jung) 한국전자파학회 2009 한국전자파학회논문지 Vol.20 No.5

        본 논문은 Bluetooth, Zigbee, WiMAX, WLAN 대역(2.4~5.825 ㎓)에서 동작하는 새로운 구조의 마이크로스트립 슬롯 안테나를 설계하였다. 제안된 안테나는 광대역 특성을 갖기 위해 FR-4 기판(εr=4.8) 위에 급전 선로를 따라 한 쌍의 기생 스트립을 삽입하였다. 또한, 중심축에서 45° 회전시킨 기하학적 구조를 가진 사각 슬롯을 접지면에 설계함으로 기존 사각 슬롯 안테나보다 광대역 특성을 가지게 되었다. 그리고 Cactus-shaped 패치에 Loop type을 추가하여 2.4 ㎓ ISM 대역 공진을 발생시켜 2.4~5.82 ㎓ 주파수 대역을 가지게 되었다. 측정 결과, 대역폭은 2.4~6 ㎓이며, 최대 이득은 2.4 ㎓, 3.5 ㎓, 5.25 ㎓, 5.77 ㎓에서 각각 3.82 ㏈i, 4.48 ㏈i, 6.41 ㏈i, 6.65 ㏈i이다. In this paper, we propose a microstrip slot antenna that works in Bluetooth, Zigbee, WiMAX and WLAN frequency bands(2.4~5.825 ㎓). To get the wide bandwidth from the microstrip antenna proposed, we insert a pair of parastic strips along the feed line on the FR-4 dielectric substance(εr=4.8). Furthermore, a simple geometrical rotation with quadrilateral slot is designed to maximize the bandwidth and to gain a wider frequency band than the conventional rectangular slot antenna. A additional design of the loop type is added to a cactus-shaped patched for 2.4 ㎓ ISM frequency band. The total measured bandwidth of the antenna is from 2.4 ㎓ to 6 ㎓ and the maximum gains of the antenna are 3.82 ㏈i, 4.48 ㏈i, 6.41 ㏈i and 6.65 ㏈i at the frequencies of 2.4 ㎓, 3.5 ㎓, 5.25 ㎓ and 5.77 ㎓.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼