http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
파이프라인 재귀적인 기술을 이용한 면적 효율적인 Reed-Solomon 복호기의 설계
이한호,Lee, Han-Ho 대한전자공학회 2005 電子工學會論文誌-SD (Semiconductor and devices) Vol.42 No.7
본 논문은 무선 및 초고속 광통신등 다양한 통신 시스템에서 사용되는 고속 Reed-Solomon (RS) 복호기의 하드웨어 면적을 줄인 새로운 구조를 소개한다. 특히 folding 기술을 이용하여 높은 처리율(throughput)과 적은 하드웨어 복잡도(hardware complexity)를 가지고 있는 새로운 PrME (Pipelined recursive Modified Euclidean) 구조를 제안한다 제안된 PrME 구조는 일반적으로 사용되는 systolic-array 그리고 완전한 병렬(fully-parallel) 구조와 비교하여 하드웨어 복잡도를 약 80$\%$정도 줄일 수 있다. 제안된 RS 복호기는 1.2 V의 공급전압과 0.13-um CMOS 기술을 사용하여 설계하고 구현하였는데, 총 24,600개의 게이트수, 5-Gbit/s의 데이터 처리율과 클락 주파수 625 MHz에서 동작함을 보여준다. 제안된 면적 효율적인 PrME 구조에 기반한 RS 복호기는 초고속 광통신뿐만 아니라 무선통신을 위한 차세대 FEC구조 등에 바로 적용될 수 있을 것이다. This paper presents an area-efficient architecture to implement the high-speed Reed-Solomon(RS) decoder, which is used in a variety of communication systems such as wireless and very high-speed optical communications. We present the new pipelined-recursive Modified Euclidean(PrME) architecture to achieve high-throughput rate and reducing hardware-complexity using folding technique. The proposed pipelined recursive architecture can reduce the hardware complexity about 80$\%$ compared to the conventional systolic-array and fully-parallel architecture. The proposed RS decoder has been designed and implemented with the 0.13um CMOS technology in a supply voltage of 1.2 V. The result show that total number of gate is 393 K and it has a data processing rate of S Gbits/s at clock frequency of 625 MHz. The proposed area-efficient architecture can be readily applied to the next generation FEC devices for high-speed optical communications as well as wireless communications.
이동통신사업자의 온라인 음악시장 진입 전략에 관한 경제적 분석
이한호 ( Han Ho Lee ),장선구 ( Sun Ku Jang ),이성순 ( Sung Soon Lee ) 한국산업조직학회 2006 産業組織硏究 Vol.14 No.2
본 연구는 온라인 음악시장을 대상으로 이동통신사업자들이 전략적으로 진입하면서 어떻게 반경쟁적인 시장구조를 형성할 수 있는가를 보이는 데 목적이 있다. 온라인 음악시장은 2005년부터 본격적인 유료화 단계로 접어들고 있으며, 이에 따라 이동통신사업자들의 진출이 활발히 이루어 졌다. 본 연구는 먼저 이동통신사업자들이 이동통신서비스사업으로부터 파생한 전환비용을 어떻게 온라인 음악시장으로 외연 시키고 있으며, 이 전환비용을 이용해 경쟁기업들의 비용을 어떻게 상승시킬 수 있는가에 대해 살펴본다. 다음으로 전환비용을 이용한 이동통신사업자들의 전략이 온라인 음악시장에서 어떠한 전략적 이점을 가져다 줄 수 있는가에 대해 알아본다. 본 연구의 분석에 의하면, 전환비용을 발생시킴으로서 이동통신사업자들은 경쟁기업의 비용을 상승시킬 수 있으며, 이에 따라 전환비용이 없을 경우의 비협조적인 균형보다 더 많은 이익을 획득하게 된다. 그러나 이 경우 사회후생은 전환비용이 존재하지 않을 때의 균형에 비해서 감소하며, 그 감소폭은 이동통신사업자들이 발생시키는 전환비용의 크기가 커짐에 따라 더욱 커지게 된다. 그 결과 온라인 음악시장에서 적절한 정책을 통해 사회후생을 보다 증가시킬 수 있음을 보여준다. This article investigates how the strategic behaviors of the firms can create non-competitive structure in On-line Music Market. We first show how Mobile Telecommunication Companies can use switching costs to impose additional supply costs on other competitors. We then show how a dominant firm of having capability to increase competitors` costs can get strategic advantages in this competition. Our analysis explains that Mobile Telecommunication Companies of having ability to create switching cost to the customers can produce more significant profits than competitors` ones in noncooperative oligopoly models. However in these case the social welfare is decreased comparable to the noncooperative equilibrium without the switching costs. As a result political interventions are needed in On-line Music Market for the improvement of the social welfare.
Ni/MH 2차 전지용 고용량 Ti계 수소저장합금의 설계에 관한 연구
이한호(Han Ho Lee),이재영(Jai Young Lee) 한국수소및신에너지학회 1996 한국수소 및 신에너지학회논문집 Vol.7 No.1
Ti-Mn based hydrogen storage alloy were modified by substituting alloying elements such as Zr, V and Ni in order to design a high capacity MH electrode for Ni/MH rechargeable battery. When V was substituted in Ti-Mn binary system, the crystal structure was maintained as Cl₄ Laves phase at a composition of Ti<sub>0.2</sub>V<sub>0.4</sub>Mn<sub>0.4</sub> and Ti<sub>0.4</sub>V<sub>0.2</sub>Mn<sub>0.4</sub> and equilibrium pressure decreased below 1 atm without decreasing hydrogen storage capacity considerably. It was found that Ni should be included in Ti-V-Mn alloy in order to hydrogenate it electrochemically in KOH electrolyte. But substitution of Ni for Mn in Ti-V-Mn system caused the increase of equilibrium pressure above 1atm and decrease of hydrogen storage capacity. Zr was able to increase the reversible hydrogen storage capacity of Ti-V-Mn-Ni alloy without considerable change of hydrogenation properties. The electrochemical discharge capacity of Ti-Zr-V-Mn-Ni system were in the range of 350-464mAh/g and among them Ti<sub>0.8</sub>Zr<sub>0.2</sub>V<sub>0.5</sub>Mn<sub>0.5</sub>Ni<sub>1.0</sub> alloy had Cl₄ Laves single phase and very high electrochemical discharge capacity of 464mAh/g.
니켈-수소저항합금전지 음극의 방전특성에 미치는 성형첨가제의 영향
정재한(Jae Han Jung),이한호(Han Ho Lee),김동명(Dong Myung Kim),이기영(Kee Young Lee),이재영(Jai Young Lee) 한국수소및신에너지학회 1995 한국수소 및 신에너지학회논문집 Vol.6 No.2
Negative electrode was prepared by mixing Ti<sub>0.7</sub>Zr<sub>0.3</sub>Cr<sub>0.3</sub>Mn<sub>0.3</sub>V<sub>0.6</sub>Ni<sub>0.8</sub> alloy powder with copper or nickel powder and pressing in the air. The cycled electrodes were analyzed with SEM, potentiostat and electrochemical impedance spectroscopy. It was found that the Cu-compacted electrode showed better low temperature dischargeability and higher rate capability than Ni-compacted electrode. From SEM analysis of the cycled electrode compacted with copper powder, it was observed that the surface of MH particles was covered with copper grains and whisker precipitated from electrolyte after dissolution during cell test. It is found that the improved electrode characteristics are attributed to the copper layer on MH particles deposited by dissolution and precipitation(DP) process.
수소저장합금을 이용한 수소자동차 연료저장탱크의 수소흡수-방출거동에 관한 연구
이수근(Soo Geun Lee),이한호(Han Ho Lee),정재한(Jai Han Jung),김동명(Dong Myung Kim),이재영(Jai Young Lee) 한국수소및신에너지학회 1994 한국수소 및 신에너지학회논문집 Vol.5 No.2
The hydrogen fuel tanks having hydrogen storing capacity of about 300g and 1200g are manufactured using MmNi<sub>4.7</sub>Al<sub>0.25</sub>V<sub>0.05</sub>Fe<sub>0.001</sub> alloy. They are composed of several unit reactor made of Cu-tube(outer diameter = 50.1mm, thickness = 2mm). In order to increase the heat and mass transfer property of the hydride bed, Al-plates are inserted perpendicular to axial direction at intervals of 5mm and three arteries of diameter 8mm are installed symmetrically in each unit reactor. Hydrogen absorption is proceeded about 80% within 30 minute and is completed within 60 minute at the conditions of charging hydrogen pressure of 25atm and temperature of 22℃. On desorbing hydrogen at a constant rate of 30 slm at 20℃, discharging hydrogen pressure is sustained at 3-5atm for 120 minutes. The discharging pressure is increased upto 5-8atm as the increase of the reactor temperature to 30℃. From the experimental results and the brief discussions about the hydrogen absorption and disorption behaviors of the hydrogen storage tank, it is suggested that the behaviors of hydrogen charging and discharging could be controlled by adjusting the operating parameters and the reactor design parameters.
최창석,이한호,Choi, Chang-Seok,Lee, Han-Ho The Institute of Electronics and Information Engin 2009 電子工學會論文誌-CI (Computer and Information) Vol.46 No.11
본 논문에서는 차세대 100-Gb/s급 광통신 시스템을 위한 3-병렬 Reed-Solomon (RS) 디코더 기반의 고속 Forward Error Correction (FEC) 구조를 제안한다. 제안된 16채널 RS기반 FEC 구조는 4개의 신드롬 계산 블록이 1개의 Key Equation Solver (KES) 블록을 공유하는 3-병렬 4채널 RS 기반 FEC 구조 4개로 구성되어 있다. 제안하는 100-Gb/s RS 기반 FEC는 1.2V의 공급전압의 $0.13{\mu}m$ CMOS 공정을 이용하여 구현하였다. 구현 결과 제안된 RS기반 FEC 구조는 300MHz의 동작 주파수에서 115-Gb/s 의 데이터 처리율을 가지며, 기존의 RS 기반 FEC 구조에 비해 높은 데이터 처리율과 낮은 하드웨어 복잡도를 보여주고 있다. This paper presents a high-speed Forward Error Correction (FEC) architecture based on three-parallel Reed-Solomon (RS) decoder for next-generation 100-Gb/s optical communication systems. A high-speed three-parallel RS(255,239) decoder has been designed and the derived structure can also be applied to implement the 100-Gb/s RS-FEC architecture. The proposed 100-Gb/s RS-FEC has been implemented with 0.13-${\mu}m$ CMOS standard cell technology in a supply voltage of 1.2V. The implementation results show that 16-Ch. RS-FEC architecture can operate at a clock frequency of 300MHz and has a throughput of 115-Gb/s for 0.13-${\mu}m$ CMOS technology. As a result, the proposed three-parallel RS-FEC architecture has a much higher data processing rate and low hardware complexity compared with the conventional two-parallel, three-parallel and serial RS-FEC architectures.