RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 음성지원유무
        • 원문제공처
          펼치기
        • 등재정보
        • 학술지명
          펼치기
        • 주제분류
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재

        Silicon RTOS을 위한 하드웨어 구성에 관한 연구

        송문빈,정연모 대한전자공학회 2006 電子工學會論文誌-SD (Semiconductor and devices) Vol.43 No.11

        The fast processing ability of an RTOS (Real Time Operatiing System) is one of important factors in determining the performance of embedded systems. With the development of multimedia and telecommunication technology, the higher level of performance environments is required. Moreover there is some difficulty in improving the performance of an RTOS which is based on a microprocessor. In this paper, we propose a hardware architecture to implement some functions of uC/OS-II as a target RTOS for the purpose of its performance improvement. The proposed architecture for uC/OS-II is implemented and analyzed with the performance comparison. RTOS(Real Time Operating System)의 빠른 수행 능력은 임베디드 시스템의 성능을 결정하는 중요한 요소이다. 멀티미디어 및 통신 환경이 발달하면서 더 높은 처리 성능의 시스템을 요구하고 있다. 그러나 마이크로프로세서를 기반으로 하는 소프트웨어로 이루어진 RTOS의 처리 능력을 획기적으로 개선하는 데는 어려운 점이 많다. 따라서 본 논문에서는 RTOS의 성능을 개선하기 위하여 소프트웨어로 이루어진 일부 기능을 하드웨어로 구현하기 위한 Silicon RTOS의 구성에 대하여 연구하였으며 실제로 uC/OS-II의 해당 부분을 하드웨어로 구현하였으며 성능을 비교 분석하였다.

      • KCI등재

        효율적인 통합시뮬레이션에 의한스피커 연결 시스템의 SoC 설계

        송문빈,정연모,송태훈,오재곤 대한전자공학회 2006 電子工學會論文誌-SD (Semiconductor and devices) Vol.43 No.10

        This paper proposes a cosimulation methodology that results in an efficient SoC design as well as fast verification by integrating HDL, SystemC, and algorithm-level abstraction using the design tools Active-HDL and Matlab's Simulink. To demonstrate the proposed design methodology, we implemented the design technique on a serial connection multi-channel speaker system. We have demonstrated the proposed cosimulation method utilizing an ARM processor based SoC Master board with the AMBA bus interface and a Xilinx Vertex4 FPGA. The proposed method has the advantage of simultaneous simulation verification of both software and hardware parts in high levels of abstraction mixed with some performance critical parts in more concrete RTL codes. This allows relatively fast and easy design of a speaker connection system which typically requires significant amount of data processing for verification. 본 논문에서는 SoC(System On a Chip)의 효율적인 설계와 빠른 검증을 위해서 Active-HDL과 Matlab의 Simulink를 연동하여 HDL, SystemC 및 알고리즘 레벨의 추상화를 동시에 통합하여 시뮬레이션 할 수 있는 방법론을 제시하고, 이를 이용한 다채널 스피커의 직렬연결 기법을 설계 및 구현하였다. 구현은 ARM 프로세서와 Xilinx Virtex4 FPGA를 기반으로 하고 AMBA 버스를 사용하여 연동하는 SoC Master 보드 상에서 이루어졌다. 이러한 방법은 하드웨어 부분의 RTL 코드를 IP화하여 소프트웨어 부분과 동시에 검증 할 수 있는 장점을 가지고 있으며 직렬 연결 스피커 시스템과 같이 많은 신호처리를 하는 부분에서 쉽고 빠르게 설계를 진행할 수 있음을 보였다.

      • KCI등재

        자동 고장진단이 가능한 스피커 연결 시스템의 SoC 설계

        송문빈,권오균,송태훈,정연모,Song, Moon-Vin,Kwon, Oh-Kyun,Song, The-Hoon,Chung, Yun-Mo 한국음향학회 2007 韓國音響學會誌 Vol.26 No.6

        디지털 기술의 발전으로 어디서나 음악을 들을 수 있는 다채널 편재형 오디오 시스템의 개발이 구체화 되고 있다. 본 논문에서는 SoC 설계 기술을 기반으로 양방향 디지털 통신을 이용하여 각 스피커를 효율적으로 직렬 연결하는 시스템을 제시한다. 특히 각 스피커는 해당하는 비트 스트림을 확인하여 아날로그 오디오 신호로 변경한다. 또한 스피커는 여러 구형파 테스트 신호의 주파수를 측정하여 스피커 자체의 고장 유무를 진단하는 기능을 가진다. 본 논문에서 제시한 시스템은 200Mhz의 속도로 작동하고 있으며, 기존의 아날로그 방식의 시스템에서는 신호가 직접 출력되지만 $500{\mu}s$ 정도의 지연으로 아날로그 신호를 복원하고 있다. Pervasive Multi-channel audio systems are being realized due to advances in digital technology. This paper proposes an efficient system that serially connects individual speakers with bidirectional digital communication capability by means of SoC design. In particular, each speaker can identify the bit stream assigned to the speaker and convert it into analog audio. Furthermore, the speaker can self-diagnose the speaker functionality by utilizing the designed capability to measure frequencies of various square wave test signals. The proposed system running on 200MHz clock yielded restoration of analog output signal with latency of only $500{\mu}s$ compared to directly driving the speakers in a traditional way.

      • 다채널 오디오 스티커의 직렬연결 구현

        송문빈,권오균,정연모 경희대학교 산학협력기술연구원 2003 산학협력기술연구논문집 Vol.9 No.-

        In this paper, we propose a multiple-channel audio system with serial connection of speakers. The system sends digital audio signals to each speaker from an audio unit sequentially. In this case, there is conversion from analog audio signals to digital audio signals and then each speaker has an FPGA chip to get its corresponding digital audio signals from the connection The digital signals are transformed into analog audio signals to make sounds by the speaker.

      • ASIC EMULATOR의 설계

        송문빈,정연모 경희-다반 ASIC 설계교육센터 2001 경희-다반 ASIC센터 논문집 Vol.2 No.-

        최근 몇 년간 반도체 기술은 설계 측면이나 하드웨어적 측면 모두 빠르게 발전되었다. 이러한 반도체 기술의 발달과 더불어 이를 이용한 여러 분야의 전자회로 시스템 또한 급속히 발전하고 있다. 이렇게 날로 새로워지는 설계 방법 및 설계 프로그램 그리고 고 집적화 되어 가는 하드웨어 등 빠르게 발달되는 반도체 기술을 실험 실습을 통해 쉽게 익히거나 설계한 결과를 바로 확인하기 위해 에이직 설계 및 실습을 위한 장비의 중요성이 최근 증가되고 있다. 이러한 장비는 기존의 능숙한 설계자에게는 많은 설계상의 편이와 이점을 준다. 그리고 이제반도체 설계를 시작하려는 초보 설계자나 각종 교육기관의 교육생의 입장에서는 빠르게 발달되는 반도체 기술을 빠르고 쉽게 익히는데 많은 도움을 준다. 따라서 본 논문에서는 에이직 설계 및 실습을 할 수 있는 에이직 실험 실습 장비 중 xilinx와 altera의 호환성을 해결하고 두 PLD(programmable logic device) 회사의 모든 디바이스를 사용할 수 있으며 에이직 트레이닝 키트 및 다양한 기능을 수행할 수 있는 에이직 에물레이터의 설계에 대해 연구하였다.

      • 소수를 이용한 암호화 알고리즘

        송문빈,오재곤,정연모 경희대학교 산학협력기술연구원 1998 산학협력기술연구논문집 Vol.4 No.-

        In this paper, we propose a prime code and a new encryption algorithm as its application. The characteristics of prime numbers with irregular distribution and uniqueness are used to generate the prime code. Based on the prime code, an encryption algorithm for secret key is presented. Since the algorithm requires simpler operations than existing encryption such as DES, the burden form hardware implementation of the encryption and decryption process is alleviated. The algorithm proposed was modeled in VHDL, verified by means of simulation, and implemented with an Altera FPGA chip.

      • Silicon RTOS의 하드웨어 구조

        송문빈,정연모 경희-다반 ASIC 설계교육센터 2006 경희-다반 ASIC센터 논문집 Vol.7 No.-

        ROTS(Real Time Operating System)의 빠른 수행 능력은 임베디드 시스템의 성능을 결정하는 중요한 요소이다. 멀티미디어 및 통신 환경이 발달하면서 더 높은 처리 성능의 시스템을 요구하고 있다. 그러나 마이크로프로세서를 기반으로 하는 소프트웨어로 이루어진 ROTS의 처리 능력을 획기적으로 개선하는 데는 어려운 점이 많다. 따라서 본 논문에서는 RTOS의 성능을 개선하기 위하여 소프트웨어로 이루어진 일부 기능을 하드웨어로 구현하기 위한 Silicon RTOS의 구성에 대하여 연구하였으며 실제로 UC/OS-트의 해당 부분을 하드레어로 구현하였으며 성능을 비교 분석하였다.

      • 블럭 암호화 알고리즘의 하드웨어 설계

        송문빈,정연모 경희-다반 ASIC 설계교육센터 2000 경희-다반 ASIC센터 논문집 Vol.1 No.-

        본 논문에서는 암호 알고리즘 중에서 블록 암호화 알고리즘의 설계에 대해서 연구 하였다. 특히 국내에서는 전자상거래 진흥을 도모하고 정보사회에서의 국가 경쟁력을 확보하기 위해 제안된 128비트 알고리즘인 SEED를 대상으로 하였다. 본 논문에서는 SEED의 하드웨어적인 응용을 고려한 외부 인터페이스를 가지는 하드웨어를 설계 하였다.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼