RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
        • 등재정보
        • 학술지명
        • 주제분류
        • 발행연도
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재후보

        디지털위성중계기 시스템 성능 분석 및 구현

        김기중,서학금,Kim, Ki-Jung,Seo, Hak Geum 한국전자통신학회 2014 한국전자통신학회 논문지 Vol.9 No.4

        본 연구는 디지털위성중계기의 우주인증 모델에 대한 성능분석 및 구현에 대해 기술하였다. 사전 성능 분석은 각 구성품 회로 시뮬레이션을 통해 각 구성품에 대한 요구 규격 대비 만족 여부를 사전 검증하고, 각각의 구성품을 순서대로 연결하여 전체적인 디지털위성중계기의 요구 규격에 만족하는지를 사전 검증하였다. 사전 시스템 성능 분석을 통하여, 각 구성품의 요구 규격을 정의하고, 그 규격을 바탕으로 제작하였으며, 최종적으로 시스템 통합하여 전체적인 디지털위성중계기의 성능 측정을 하였다. This study introduces about the analysis, verification and implementation of Digital Communication Satellite transponder. Through the pre-performance analysis of each component by the circuit level simulation, each component's performance was checked whether satisfying the specifications. When each of the components was connected in order, System's performances were evaluated through system harmonic balanced simulation whether satisfying the specifications. Through pre-analysis of the system performance, specification of each component was defined. On the basis of that specification, Components which comprise the Digital Communication Satellite repeater were manufactured, and finally, the overall system performance check was made by integrating the components of Digital Communication Satellite transponder.

      • KCI등재

        디지털 위성중계기에 대한 시스템 단위의 우주환경 검증 시험

        송영중(Young-Joong Song),김정호(Jung-Ho Kim),이수현(Sue-Hyun Lee),서학금(Hak-Geum Seo),신관호(Guan-Ho Shin),진봉철(Bong-Chul Jin) 한국통신학회 2013 韓國通信學會論文誌 Vol.38 No.12(융합기술)

        국내기술을 적용하여 설계 및 제작한 디지털중계기 우주인증모델 개발은 개발과정중 사전에 예측하지 못한 다양한 시행착오를 겪었다. 특히 진공이라는 특수환경에 대한 열설계 경험 부족으로 인하여 1차 진행된 열진공 시험 시 설계/조립/시험구성 오류사항들을 식별하게 되었고 중계기에 대한 성능검증을 성공적으로 수행할 수 없었기 때문에 사전에 계획되지 않은 2차 열진공 시험을 수행하게 되었다. 본 논문은 디지털 중계기의 1차 열진공 시험 시 발생한 오류사항에 대한 분석과 2차 시험시 적용한 해결방법과 그 결과를 제시한다. 이를 통하여 본 과제의 2차 우주인증모델 개발시 열적 성능이 개선된 디지털중계기를 얻을 수 있을 것이다. 또한 추후 국내외에서 개발될 중계기 탑제체의 열진공 시험시 참고자료로서 활용될 수 있을 것이다. EQM Model Digital transponder applying the Korean"s own designing and manufacturing technology has gone through a series of trials and errors during the development. In particular, lack of thermal designs expedience for the vacuum causes variety of errors in designing, assembling transponder and setting up the test at the first thermal vacuum test (TVAC). Since the first TVAC test could not accomplished its aims successfully, so the second TVAC should be performed as make up test with revised Digital transponder. In this paper, the defects that identified in the first TVAC are analyzed and applied solutions and its results at the second TVAC are presented. Using the lessons from the first and second TVAC, we will be able to make more reliable digital transponders in the next phase of project. In addition it also be useful as a reference when we design another satellite payloads.

      • KCI등재
      • KCI등재

        위성통신 중계기에서의 FPGA를 이용한 Gigabit 시리얼 송수신기 설계

        홍근표(Keun-Pyo Hong),이정섭(Jung-Sub Lee),진병일(Byoung-Il Jin),고현석(Hyun-Suk Ko),서학금(Hak-Geum Seo) 한국통신학회 2014 韓國通信學會論文誌 Vol.39 No.8(통신이론)

        본 논문에서는 위성통신 디지털 중계기에서 backplane 구조 기반의 Gigabit 시리얼(Serial) 송수신기(Transceiver)에 대해 기술하였다. 송수신기는 프로그램밍 가능한 Xilinx space-grade Virtex-5 FPGA를 이용하여 다수의 광대역 채널에 대해 모든 경우의 스위칭 기능을 지원한다. 이러한 기능을 구현하기 위해 Virtex-5 FPGA 내부에 탑재된 GTX transceiver(고속 시리얼 송수신)을 사용한다. FPGA를 사용함으로써 부품이 추가되지 않아 구현이 간단해지는 장점이 있다. 고속의 시리얼 송수신기를 구현하기 위해서 PCB 디자인에 대해 신호 무결성(Signal Integrity) 시뮬레이션을 필수적으로 수행하였다. 신호 무결성 시뮬레이션을 통해 GTX 전송 선로에 대한 S-parameter, Eye diagram, 채널 지터(Channel Jitter) 성능을 분석하였고, GTX transceiver가 오류 없이 동작할 것으로 확인하였다. 마지막으로 제안한 PCB 디자인은 위성통신 디지털 중계기 시험인증모델(Engineering Qualification Model-2) 제작에 활용될 것이다. In this paper, we have proposed gigabit serial transceiver based on backplane architecture at the satellite communication digital transponder. The transponder supports the full combinational switching function with broadband multi-channel using programmable device - Xilinx space-grade Virtex-5 FPGA. In order to implement the switching function, GTX transceiver solution inside Virtex-5 FPGA is used. Also hardware implementation is simple because of no additional component. In order to use a GTX transceiver, signal integrity(SI) simulation of PCB design is essential. We investigate the characteristics of the S-parameter, eye diagram, channel jitter of GTX transmission line and conform that GTX Transceiver operates without error. Finally the proposed PCB design will be utilized at satellite communication digital transponder EQM-2(Engineering Qualification Model-2).

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼