http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
박영우(Y.-W. Park),트란 쿽 바오(T. Q. Bao),노명규(M. Noh) Korean Society for Precision Engineering 2021 한국정밀공학회 학술발표대회 논문집 Vol.2021 No.11월
본 논문은 자기변형재료인 Terfenol-D 를 이용한 잉크젯 프린트헤드의 히스테리시스의 실험적인 보상에 대한 연구를 제시한다. Terfenol-D 는 강자성체로 자기장을 인가 받을 때 Joule 법칙에 의해 길이방향으로 늘어나며 본 연구에서는 그 구동력을 잉크젯 프린트헤드에 적용하였다. 자기변형재료로 사용되는 Terfenol-D 는 고유의 히스테리시스 특성으로 인해 입력전류와 출력 변위 사이에 지연응답을 나타내기 때문에 구동성능의 신뢰성 저하의 한 요인이 될 수 있다. 이러한 히스테리시스 손실을 줄이기 위해 적절한 보상기술이 필요하다. 수학적 또는 물리학적 기반의 방법인 Preisach 과 Jile-atherton 모델 등의 선행 연구들이 있으나, 이 방법들은 제어 과정이 복잡하기 때문에 실시간 시스템에서의 히스테리시스 제어가 매우 어렵다. 이에 본 논문에서는 실험적인 방법으로 R-C 회로를 이용한 보다 간편한 히스테리시스 보상방법으로 이 문제를 해결하고자 하였다. 이 방법은 R-C 회로의 충전 및 방전을 기반으로 하는 역 보상 방식으로서, 잉크젯 시스템에서 사용하는 범위의 5 와 100 Hz 의 두 주파수에서 저항 50 Ω 을 이용한 히스테리시스를 보상 실험을 수행하였다. 각 주파수에 대하여 커패시터의 용량을 달리하여 실험을 수행하였다. 실험결과 5 Hz 에서는 335 μF, 100 Hz 에서는 10.75 μF 일 때가 최적의 정전용량 값임을 확인하였다. 이때 335 μF-5 Hz 와 10.75 μF-100 Hz 조건에서의 히스테리스 손실은 각 4.32 와 16.62%, 히스테리시스 보상 시의 효율은 79.55 와 58.53%를 보였다. 히스테리시스 보상으로 최적화된 입력 신호를 사용하여 PEDOT : PSS 와 Silver-nanoparticles Ink 에 대하여 토출 특성 실험을 수행하여 전후 비교를 해본 결과, 액적의 크기, 액적의 부피, 꼬리 길이, 분리시간이 감소함을 확인하였고, 본 연구의 타당성을
계측 증폭기를 이용한 중성자 검출기용 아날로그 증폭회로 설계
박희준(H. Park),노명규(M. Noh),정원진(W. J. Jeong),박영우(Y.-W. Park) Korean Society for Precision Engineering 2021 한국정밀공학회 학술발표대회 논문집 Vol.2021 No.11월
국내외 상업용 혹은 연구용 원전에서는 무기 충진 케이블 구조로 된 중성자 검출기를 사용해 왔으며, 중성자 검출기의 출력 신호를 이용하여 원자로 노심의 중성자 선속의 측정과 노심의 출력 제어 및 보호용으로 활용하기 위한 연구들이 진행되고 있다. SPND 의 출력 신호는 FIDAS 카드의 아날로그 회로에서 전류-전압 전환, 증폭, 차감, 및 필터작용을 통해 아날로그 신호 처리의 과정이 이루어진다. 표준형 원전의 로듐 SPND 용 아날로그 증폭 회로에서는 연산 증폭기가 이용되었으나, 차동 입력 신호의 공통모드 제거율이 높은 계측 증폭기를 이용한 증폭 회로를 설계하였다. 본 논문에서는 증폭 회로의 설계 요건을 조사하였고, 계측 증폭기의 특성을 중심으로 증폭 회로에 적용하기 위한 선정 기준을 수립하고, 해당 오차를 분석하였다. 계측 증폭기를 중심으로 전류-전압 전환이 포함된 증폭 회로를 설계하였고, 계측 증폭기의 입력단과 전원부에 필요한 디커플링과 가드링 회로를 추가하였다. 설계가 완료된 증폭회로는 집적 회로의 공급사가 제공한 소프트웨어를 이용하여 DC Sweep 시험, DC Transient 시험을 수행하였고, 이 시뮬레이션을 통하여 계측 증폭기를 사용한 증폭 회로는 설계의 기준을 충분히 만족함을 알 수 있었다. 향후, 설계된 증폭 회로를 기준으로 증폭 회로를 조립하고 미세 전류 인가 및 측정, 전압 측정 등 성능 확인 시험을 수행하고자 한다. 설계된 증폭 회로는 즉발 응답형 SPND 의 FIDAS 카드내부의 아날로그 회로에 적용하고자 한다.