http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
최성열,전용호,조황,Choi, Seong-Yeol,Jeon, Yong-Ho,Cho, Whang 한국전자통신학회 2011 한국전자통신학회 논문지 Vol.6 No.6
최근 환경오염, 지구 온난화, 화석 연료 고갈 등이 범지구적 문제가 됨에 따라 녹색 에너지 기술 개발이 주목을 받고 있다. 이런 추세에 따라, 자전거가 다양한 스마트 에너지 기술과 결합하여 친환경 근거리 이동수단으로 발전하고 있다. 스마트 자전거 기술과 관련하여 많은 기술이 개발되고 있는데 이중 PAS(Power Assist System)는 사람의 힘과 전기의 힘을 효과적으로 결합하여 배터리로 구동되는 전기 모터를 제어하는 기술이다. 본 논문은 PAS를 구성하는 핵심 기술인 새로운 토크 센서를 제안한다. 이 기술은 기존 기술들과는 달리 자전거 뒤축에 스트레인 게이지를 부착하여 슬립링의 필요성을 없애고 사람에 의해 가해지는 구동축 토크를 측정 할 뿐 아니라, 현재 작동되는 기어의 위치를 근사적으로 추정 가능하게 한다. As environmental pollution, global warming, and exhaustion of fossil fuel become global issue recently, there has been strong research motivation to develop green energy technology. Along the same line of motivation, some research efforts have been put into the development of environment-friendly bicycle equipped with various smart energy technologies to increase the usability of the bicycle as short-distance transportation. Among the technologies related with new generation bicycle, PAS (power assist system) is one of the most important systems that are essential in efficiently integrating human power and the electrical power supplied by electric motor driven by battery. In this paper, a novel torque sensor technology which is core component for PAS is proposed. Unlike existing technologies, strain gauges are attached to rear shaft directly under the hub bearings, which eliminates the requirement of slip-ring, Furthermore, the sensor is able to not only measure the torque transmitted to driving axle by human but also estimate the position of the gear to which the chain is currently engaged.
최성열,김영석,Choi, Seong-Yeol,Kim, Yeong-Seuk 한국정보통신학회 2018 한국정보통신학회논문지 Vol.22 No.7
본 논문에서는 셀프-캐스코드 구조를 이용한 LDO 레귤레이터를 제안하였다. 셀프-캐스코드 구조의 소스 측 MOSFET의 채널 길이를 조절하고, 드레인 측 MOSFET의 바디에 순방향 전압을 인가함으로써 최적화하였다. 오차 증폭기 입력 차동단의 셀프-캐스코드 구조는 높은 트랜스컨덕턴스를 가지도록, 출력단은 높은 출력 저항을 가지도록 최적화하였다. 제안 된 LDO 레귤레이터는 $0.18{\mu}m$ CMOS 공정을 사용하였고, SPECTERE를 이용하여 시뮬레이션 되었다. 제안 된 셀프-캐스코드 구조를 이용한 LDO 레귤레이터의 로드 레귤레이션은 0.03V/A로 기존 LDO의 0.29V/A보다 급격하게 개선되었다. 라인 레귤레이션은 2.23mV/V로 기존 회로보다 약 3배 향상되었다. 안정화 속도는 625ns로 기존 회로보다 346ns 개선되었다. This paper proposes a low-dropout voltage regulator(LDO) using self-cascode structure. The self-cascode structure was optimized by adjusting the channel length of the source-side MOSFET and applying a forward voltage to the body of the drain-side MOSFET. The self-cascode of the input differential stage of the error amplifier is optimized to give higher transconductance, but the self-cascode of the output stage is optimized to give higher output resistance, The proposed LDO using self-cascode structure was designed by a $0.18{\mu}m$ CMOS technology and simulated using SPECTRE. The load regulation of the proposed LDO regulator was 0.03V/A, whereas that of the conventional LDO was 0.29V/A. The line regulation of the proposed LDO regulator was 2.23mV/V, which is approximately three times improvement compared to that of the conventional LDO. The transient response of the proposed LDO regulator was 625ns, which is 346ns faster than that of the conventional LDO.
PSPICE를 이용한 PCB 패턴의 RF 신호 손실 모델
최성열(Seong-Yeol Choi),ZHONG XIAOLEI,김영석(Yeong-Seuk Kim) 대한전자공학회 2016 대한전자공학회 학술대회 Vol.2016 No.11
In this paper, we obtain the optimal width of PCB, and confirm the loss of the PCB pattern signal. Also the PCB pattern models were simulated by applying a RF amplifier circuit. Through this, we studied the effect of the gain when the PCB pattern is applied to the RF amplifier.
최성열(Seong-Yeol Choi),김영석(Yeong-Seuk Kim) 대한전자공학회 2017 대한전자공학회 학술대회 Vol.2017 No.6
In this paper, Low Dropout Regulator(LDO) using Self-cascode structure is proposed. The gain of the proposed LDO is 71.12dB, which is 13dB larger than the LDO of the basic structure. The gain bandwidth is 3.82MHz, 1.7MHz higher than the conventional LDO. The proposed LDO has a load regulation of 87uV/mA and a line regulation of 2.67mV/V. The circuit is designed by a 0.18㎛ CMOS technology.