RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
        • 등재정보
        • 학술지명
          펼치기
        • 주제분류
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재

        플라즈마 디스플레이 패널에서 부화면 시간동안 기입시간을 단축시키기 위한 수정된 구동파형

        조병권(Byung-Gwon Cho) 대한전자공학회 2015 전자공학회논문지 Vol.52 No.1

        플라즈마 디스플레이 패널의 각 부화면 시간동안 기입 방전의 지연시간을 각각 조사하였고 오방전이 발생하지 않는 범위내에서 추가 주사전압의 높이를 다르게 인가하여 모든 부화면 시간동안 기입방전 지연시간을 단축시키기 위한 수정된 구동방법을 제시한다. AC PDP에서 첫번째 초기화 기간 동안 주사전극에 높은 상승 경사파 전압을 인가하여 약한 플라즈마 방전이 발생하고 셀 내부에서 프라이밍 입자와 벽전하 생성을 유도한다. 생성된 벽전하는 셀 내부 벽전압이 되므로 기입기간 중 기입 전압과 더해져서 기입 방전을 일으킨다. 그러나 셀 내부의 벽전하는 시간이 지나면서 점차 소멸되므로 1 TV 프레임 시간 동안 각 부화면 시간동안 기입방전은 늦게 발생한다. 첫 번째 부화면 시간에는 초기화 기간 동안 상승 경사파를 갖는 높은 전압에 의해 벽전하가 많이 남아 있으므로 첫 번째 기입 방전은 다른 부화면 시간보다 빠르게 형성된다. 한편, 두 번째부터 마지막 부화면 시간까지의 기입 방전 생성시간은 셀 내의 벽전하 소멸에 의하여 점차적으로 늦어진다. 본 연구에서는 각 부화면 시간동안 기입방전의 시간지연을 조사하였고, 부화면 시간의 기입기간 마다 추가 주사전압을 다르게 인가하여 전체 기입방전지연 시간을 단축시켰다. The address discharge time lags are investigated in each subfield time in AC plasma display panel and a modified driving waveform is proposed to reduce the address discharge time lag by applying different additional scan voltage under no misfiring discharge production. The weak plasma discharge in AC PDP is generated by applying high positive-going ramp waveform to the scan electrode during the first reset period and that induce the production of the priming particle and wall charge. Because the wall charge becomes the wall voltage in a cell, the wall plus external address voltage produce the address discharge. However, as the wall charge in a cell is gradually disappeared as time passed, the address discharge time in the subfield time for 1 TV frame is lagged. In the first subfield time, the address discharge is faster produced than the other subfield time because the wall charge are much remained by the high positive-going ramp voltage during the reset period in the first subfield time. Meanwhile, from the second to last subfield, the address discharge production time is gradually delayed due to the dissipation of the wall charge in a cell. In this study, the address discharge time lags are measured in each subfield time and the total address discharge time lags are shortened by applying the different additional scan voltage during the address period in each the subfield time.

      • KCI등재

        플라즈마 디스플레이 패널의 고속 구동을 위한 세폭 펄스 어드레스 방전특성

        염정덕,Ryeom, Jeong-Duk 한국조명전기설비학회 2007 조명·전기설비학회논문지 Vol.21 No.7

        본 연구는 1,080개의 주사선수를 가지는 full-HD PDP를 위한 새로운 고속구동방식에 관한 것으로 고속 어드레스에 의한 표시방전의 방전특성을 고찰하여 새로운 구동방식의 특성을 평가하였다. 이 구동방식에서 어드레스 펄스의 폭이 좁아지면 최초 표시방전의 상대적 방전강도와 방전지연시간은 그 영향을 받는다. 어드레스 펄스의 인가위치의 변화는 방전강도와 무관하나 방전지연시간에는 영향을 미친다. 그러나 어드레스 펄스의 인가위치가 [$6{\mu}s$]이내이고 펄스의 폭이 [$0.7{\mu}s$]이내라면, 어드레스 펄스의 인가위치나 폭에 무관하게 안정된 표시방전을 유도할 수 있다. 실험결과로부터 폭이 좁은 어드레스 펄스를 사용하는 고속구동기술은 축적되는 벽전하의 부족으로 인해 공간전하의 영향에 매우 민감하다는 것을 알았다. This study relates to a new high-speed drive method for the full-HD PDP with 1080 horizontal scanning lines. The characteristics of the new drive method is evaluated considering the characteristics of the display discharge by the high-speed addressing. In this drive method, if the width of the address pulse narrows, the relati0[V]e discharge strength and the discharge time lag of the first display discharge are received the influence of it. Though the change in the applied position of the address pulse is unrelated to the discharge strength, it influences at the discharge time lag. However, the stable display discharges can be induced regardless of the address pulse position and width if the address pulse position is within [$6{\mu}s$] and the width is up to [$0.7{\mu}s$]. From the experiments, it has been understood that the high-speed drive technique with the address pulse of narrow width is sensitively influenced by the space charge because of the insufficiency of wall charge.

      • KCI등재후보

        교류형 플라즈마 디스플레이에서 추가 주사전압에 의한 기입방전 시간의 단축

        조병권 ( Byung Gwon Cho ) 한국화상학회 2014 한국화상학회지 Vol.20 No.4

        AC PDP의 부화면 시간동안 기입 방전의 시간지연을 각각 조사하였고 기입방전 마진 범위 내에서 추가 주사전압의 높이를 변화하여 전체 부화면 시간동안 기입방전 시간을 단축시킨다. 첫번째 초기화 기간 동안높은 상승 경사파 전압이 주사전극에 인가되어 초기화 방전이 발생하고 셀 내부에서 벽전하를 생성한다. 생성된 벽전하는 기입전압과 더해져서 기입 방전을 일으킨다. 첫 번째 부화면 시간에는 초기화 기간 동안 상승 경사파를 갖는 높은 전압에 의해 벽전하가 많이 존재하므로 첫 번째 기입 방전은 다른 부화면 시간보다 빠르게 형성된다. 한편, 두 번째부터 마지막 부화면 시간까지의 기입 방전 생성시간은 셀 내의 벽전하 소멸에 의하여 점차적으로 늦어진다. 본 연구에서는 각 부화면 시간동안 기입방전의 시간지연을 조사하였고, 부화면 시간의 기입기간 마다 추가 주사전압을 다르게 인가하여 전체 기입방전 지연시간을 단축시키는 방법을 제시한다. The address discharge time lags are investigated in each subfield time in AC PDP and are shortened by changing the amplitude of the additional scan voltage during total subfield time under the address voltage margin range. During the reset period, the reset discharge is produced by applying the high positive-going ramp voltage and the wall charge in a cell is generated. That wall charge plus the external address voltage is induced the address discharge. In the first subfield time, the address discharge is fast produced than the other subfield time because the wall charge are much remained by the high positive-going ramp voltage during the reset period. Meanwhile, from the second to last subfield, the address discharge production time is gradually delayed due to the dissipation of the wall charge in a cell. In this study, the address discharge time lags are measured in each subfield time and the method to shorten the total address discharge time lag is proposed by applying the different additional scan voltage in each the subfield time.

      • KCI등재

        선형 계조를 갖는 교류형 플라즈마 디스플레이에서 방전 지연시간의 연구

        조병권(Byung-Gwon Cho) 한국정보기술학회 2017 한국정보기술학회논문지 Vol.15 No.2

        The strong plasma discharge of the same size is generated by the application of the square sustain waveforms during the sustain period in the ac type plasma display panel, so that the linear gray scale representation is theoretically easy. However, since the background light during the reset period, the address discharge during the address period, and the first sustain discharge during the sustain period, which are not related to the gray scale expression, occur in all sub-frames, it is impossible to express the linear gray scale. The new driving method improves the linearity of the gradation level by the combination of the strong and weak discharge during the sustain period without adding the circuit, but it causes the delay of the next address discharge time in the case of the weak discharge. In order to shorten the address discharge time while maintaining the improved linear gray scale expression, the last sustain pulse has been corrected to a higher slope waveform during the sustain period in which the weak discharge occurs. This high slope waveform allows the lost wall charges to be accumulated again and to shorten the discharge delay time in the next address period.

      • SCOPUSKCI등재

        표시기간 중첩 프라이밍 구동기술에 의한 플라즈마 디스플레이 패널의 고속구동특성

        廉正德(Jeongduk Ryeom) 대한전기학회 2007 전기학회논문지 Vol.56 No.11

        A new high-speed drive method for the plasma display panel is proposed. In this method, the address period is inserted for the rest period of the sustain pulses and the printing pulse is applied on the entire panel at the same time overlapping with the sustain period. The ramp shaped printing pulse can be made with a simple drive circuit in this technology and the stable sustain discharge can be induced even by a narrow scan pulse in help of the space charge generated from the address discharge. From the experiments, it is ascertained that the priming pulse hardly influences the sustain discharge. Moreover, the voltage margin of the sustain discharge is almost constant though that of the address discharge broadens with narrowing the scan pulse width. And, if the time interval between the scan pulse and the sustain pulse is within 6㎲, the voltage margin of the address and the sustain discharges are unaffected though the applied position of the scan pulse is changed. High-speed driving with the address pulse of 0.7㎲ width was achieved and the address voltage margin of 20V and the sustain voltage margin of 10V were obtained.

      • SCOPUSKCI등재

        The 2-dimensional Discharge Cell Simulation for the Analysis of the Peset and Addressing of an Alternating Current Plasma Display Panel

        Kim, Joong-Kyun,Chung, Woo-Jun,Seo, Jeong-Hyun,Whang, Ki-Woong The Korean Infomation Display Society 2001 Journal of information display Vol.2 No.1

        The characteristics of the reset and the address discharges of an alternating current Plasma Display Panel (ac PDP) were studied using 2-dimensional numerical discharge cell simulation. We investigated the wall charge variations during the reset discharge adopting ramping reset pulse and the subsequent addressing discharge. The roles of the ramping reset scheme can be divided into two stages, each electrode gathers wall charges during ramping-up of the initial stage and the built-up wall charges are lost during ramping-down of the later stage. Address discharge does not only change the wall charge distributions on the address and the scan electrodes but also on the sustain electrode. The increase in the wall charges on the sustain electrode was observed with the variation of the applied voltage to the sustain electrode during the address period. The increase of the applied voltage to the sustain electrode during the address period is expected to induce the decrease of the sustain voltage during the display period.

      • Driving Characteristics of a High-Efficacy AC PDP With an Auxiliary Electrode

        Choi, Kyung Cheol,Jang, Cheol,Yun, Jin Bhum IEEE 2008 IEEE transactions on electron devices Vol.55 No.6

        <P> A new driving waveform was proposed in order to stabilize the driving characteristics of a high-efficacy ac plasma-display panel (PDP) with a coplanar gap of 200 <TEX>$\mu\hbox{m}$</TEX> and an auxiliary electrode. To stabilize the reset and address discharge, an erase pulse was applied to the auxiliary electrode instead of the sustain electrode after the sustain period. The write pulse was applied to the scan electrode, and a reset discharge was induced between the scan and auxiliary electrodes. As a result, the minimum address voltage could be reduced to a level similar to that achieved with a conventional ac PDP with a coplanar gap of 80 <TEX>$\mu\hbox{m}$</TEX>. Furthermore, the address-discharge time lag of the ac PDP with a coplanar gap of 200 <TEX><TEX>$\mu\hbox{m}$</TEX> </TEX> was improved to a level that is comparable with that of the ac PDP with a coplanar gap of 80 <TEX>$\mu\hbox{m}$</TEX>. </P>

      • KCI등재후보

        교류형 플라즈마 디스플레이에서 기입 방전특성을 향상시키기 위한 중첩주사 구동방법

        조병권 ( Byung Gwon Cho ) 한국화상학회 2011 한국화상학회지 Vol.17 No.1

        교류형 플라즈마 디스플레이에서 고정된 기입전압 및 기입시간 내에서 기입 방전특성 향상 및 화면 셀에서의 플라즈마 방전을 성공시키기 위해서 각 라인의 주사 펄스를 중첩시키는 중첩 주사파형 및 그의 구동회로를 제안한다. 플라즈마 디스플레이에서 기입기간 동안 한 펄스의 인가시간이 길어지면 기입 방전이 펄스폭 내에 안정적으로 발생하고 벽전하가 많이 쌓이게 되어 저전압 및 고속구동이 가능하지만 전체 시간은 정해져 있으므로 시간을 무한정 늘릴 수 없다. 만약 고정된 기입기간 내에서 주사 파형의 펄스폭을 늘이고 그것을 중첩시킨다면 제한된 짧은 기입시간 조건하에서 플라즈마 방전이 안정적으로 발생할 수 있다. 그러나 종래의 주사 구동 방법에서는 기입기간동안 주사전압과 기입전압의 동시 인가되어 기입방전이 발생되고 주사파형은 순차적으로 하나의 파형인가가 끝나면 다음 파형이 인가되기 때문에 종래의 구동방법으로는 중첩파형을 만들기가 불가능하다. 제안된 중첩주사 구동 방법은 주사 드라이버에서 주사 IC의 동작을 홀수와 짝수로 나누어서 주사파형의 중첩이 가능하도록 했으며, 그 결과 동일 기입시간 내에서 플라즈마 방전이 안정적으로 발생하였고 최소 기입전압을 약 10V 감소시킬 수 있었다. Overlap scan waveform and its driving circuit with the overlapped the scan pulses of each scan line are proposed to improve the address discharge characteristics and success the plasma discharge on the display cells under the constant address voltage and time in AC plasma display panel. When the applying time of a scan and address pulse is long in a plasma display panel, an address discharge is produced successfully during an address pulse width and low address voltage and high speed address driving because much wall charges are accumulated on the cell, but the time cannot increase indefinitely due to the constant total time. If a scan pulse can be widen and overlapped in the constant address time, the stable plasma discharge can produce under the short address time condition. However, in the conventional scan driving method, as the address discharge is produced when the scan and address voltages are applied at the same time during an address period and the scan pulses are applied one by one when one pulse is over, it is impossible to make the overlap waveform with the conventional driving method. The proposed overlap scan driving method can overlap scan pulses with dividing odd and even scan ICs. As a result, the stable plasma discharge is obtained in the constant address time and minimum address voltage can be reduced about 10 V.

      • KCI등재

        플라즈마 디스플레이 패널에서 공통전극에서의 벽전하를 이용한 기입방전특성의 향상

        조병권,Cho, Byung-Gwon 대한전자공학회 2013 전자공학회논문지 Vol.49 No.11

        플라즈마 디스플레이 패널에서 기입기간 동안 공통전극에서의 벽전하를 이용하여 기입방전특성을 향상시키기 위하여 수정된 구동 파형을 제시한다. 플라즈마 디스플레이의 구동방식에 있어서 초기화 기간 후에 상판의 두 전극에는 음전하가 쌓이게 되고 하판의 기입전극에는 양전하가 쌓이게 된다. 기입기간 중의 기입방전은 주사펄스와 기입펄스가 동시에 인가될 때 발생되는데 주사전극의 음전하와 기입전극의 양전하가 주로 이용된다. 반면에 공통 전극에서는 기입기간 동안 파형인가 없이 전압만 유지하기 때문에 공통전극의 벽전하는 크게 기여하지 않는다. 본 연구에서는 기입기간 중 주사 및 기입 펄스의 인가시각에 맞춰 공통 전극에서도 펄스를 인가하여 기입방전 특성을 조사하였다. 공통 전극에서의 인가전압의 높이와 펄스의 인가시각에 따른 기입 방전특성을 조사하는 실험을 각각 진행하였으며 그 결과 최적의 전압높이와 인가시각 조건하에서 기입방전의 발생시간을 종래보다 약 200 ns 정도 단축시켰다. A modified driving waveform is proposed to improve the address discharge characteristics using wall charge on the common electrodes in plasma display panel. In the driving scheme of plasma display, after a reset period, the negative charge are accumulated on two front electrodes and positive wall charge are accumulated on the address electrode. As the address discharge during an address period is produced when the scan and address pulses are applied at the same time, negative charge on the scan electrodes and positive charge on the address electrodes are mainly used. On the other hand, as the voltage are only maintained without applying the waveform during an address period on the common electrodes, the wall charge is not used on the common electrodes. In this paper, the address discharge characteristics are investigated with changing pulse applying time and applied voltage amplitude on the common electrodes and consequently the producing time of an address discharge are shortened about 200 ns compared with the conventional driving waveform.

      • KCI등재

        교류형 플라즈마 디스플레이에서 선택적 초기화 방법에 의한 기입 방전 특성의 영향

        조병권,Cho, Byung-Gwon 한국전기전자재료학회 2012 전기전자재료학회논문지 Vol.25 No.12

        The effect of address discharge characteristics by selective reset method is investigated to prevent the weakness of address discharge in the middle of a TV-field without increase of the black luminance. To reduce black luminance in AC PDP usually, the first subfield during one TV frame adopted the conventional rising ramp-reset waveform, whereas the other subfields adopted the subsidiary reset waveform without rising ramp type. As the wall charge for the address discharge was accumulated by only the rising ramp waveform during the first reset period, the wall charge on three electrodes was disappeared as time passed and the address discharge would be weakened in the rear subfields. To prevent a reduction of the address discharge characteristics without decrease the black luminance, the modified rising ramp reset waveform was adopted only in the sixth subfield. As a result, a modified driving method could improve the address discharge characteristics compared with selective reset driving scheme with almost the same black luminance.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼