http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
AWG 기반 WDM-PON을 위한 MAC 칩 설계- I: 입출력 모듈
양원혁,한경은,김영천,Yang, Won-Hyuk,Han, Kyeong-Eun,Kim, Young-Chon 한국통신학회 2008 韓國通信學會論文誌 Vol.33 No.6B
본 논문에서는 혼합형 2단 AWG 기반의 WDM-PON을 하드웨어적으로 구현하기 위한 초기 단계로서 입출력 모듈을 설계하고 로직 시뮬레이션을 통해 동작을 검증한다. 혼합형 2단 AWG 기반의 WDM-PON은 32개의 파장을 통하여 128개의 ONU에게 서비스를 제공한다. 이때, 하향 전송에서 각 ONU는 각기 할당된 별도의 파장을 이용하는 반면 상향 전송의 경우 4개의 ONU가 단일의 파장을 공유하는 형태이다. 설계한 WDM-PON MAC 칩은 sub-MAC을 기반으로 하며, 각 sub-MAC마다 제어부, 수신부 그리고 네 개의 송신부로 구성된다. 따라서 본 논문에서는 sub-MAC을 구성하는 송 수신부의 기능, 사용되는 핀, 제어 신호 및 타이밍을 정의하고 이를 기반으로 각 기능 모듈을 설계한다. 설계한 WDM-PON MAC 칩은 각 입출력 모듈이 1Gbps의 송수신률을 가지는 것을 목표로 하였으며 이 동작을 위하여 125MHz 구동 클럭에 맞도록 설계된다. WDM-PON MAC 칩의 설계과정은 FSM(Finite State Machine)을 이용한 설계 흐름을 따랐으며 설계한 sub-MAC의 입출력 기능의 검증 및 성능 평가를 위하여 ModelSIM에서 각 기능별로 시나리오를 작성하고 이를 기반으로 로직 시뮬레이션을 수행한다. In this paper, we design Input/Output modules as a preference work for implementation of hybrid two stage AWG based WDM-PON and verify operations of each function modules through the logic simulation. This WDM-PON system provides service to 128 ONUs through 32 wavelength and one wavelength is shared for upstream transmission with four ONU while each wavelength is allocated to each ONU for downstream transmission. The designed WDM-PON MAC chip is based on sub-MAC which consists of one control unit and reception unit and four transmission unit. To design the reception and transmission unit of sub-MAC, we define the functions of the sub-MAC, pins of the modules, control signal and timing of each signal. We intend to design MAC chip with 1Gbps transmission rate. Thus the designed MAC chip is worked on 125MHz clock rate. We define FSM and design Input/Output modules with VHDL. The logic simulation of the modules is executed by the ModelSIM simulator.
Green OBS 망에서 LPI를 이용하는 코어 및 에지 라우터 구조의 에너지 절감 성능 분석
양원혁(Won-Hyuk Yang),정진효(Jin-Hyo Jeong),김영천(Young-Chon Kim) 한국통신학회 2012 韓國通信學會論文誌 Vol.37 No.2B
본 논문은 백본 망에서 발생하는 에너지를 절감하기 위하여 LPI(Low Power Idle)를 이용하는 OBS 코어 및 에지 라우터 구조를 제안하고 이를 평가한다. 제안한 LPI를 이용하는 코어 라우터는 코어 라우터 라인 카드와 BCP 스위치, 버스트 스위치, 스위치 제어기 및 LPI 기능을 위한 Sleep/Wake 제어기로 구성된다. 망 부하가 낮을 때 네트워크 제어 패킷을 수신한 Sleep/Wake 제어기는 코어 라우터 라인 카드의 수면/활성 상태를 제어함으로써 에너지를 절감 할 수 있다. 에지 라우터는 액세스 라인 카드 스위치, SCU 그리고 OBS 에지 라우터 라인카드로 구성된다. 에지 라우터에서 LPI 기능은 네트워크 수준 제어를 통하여 에지 라우터 라인 카드 개별적으로 수행되며 버스트를 생성하는 동안 에지 라우터 라인 카드의 PHY/Transceiver를 수면 상태로 천이시킴으로서 에너지 절감을 할 수 있다. 제안된 코어 및 에지 라우터 구조의 에너지 절감 성능 평가를 위하여 본 논문에서는 제안된 라우터 구조의 전력 소모율을 비교/분석하였으며, OPNET을 이용한 시뮬레이션을 수행하여 코어 라우터와 에지 라우터 라인 카드의 PHY/Transceiver의 수면시간 관점에서 코어 및 에지 라우터의 에너지 절감 성능을 평가하였다. In this paper, we propose core and edge router architectures with LPI(Low Power Idle) for reducing energy consumption in OBS networks. The proposed core router architecture is comprised of a BCP switch, a burst switch, line cards and sleep/wake controller for LPI. When the offered load of network is low, sleep/wake controller can change the state of the core router line card from active to sleep state for saving the energy after receiving network control packet. The edge router consists of a switch for access line card, a SCU and OBS edge router line cards. The LPI function in edge router line card is performed through network level control by network control packet, individually. Additionally, PHY/transceiver modules can transition active state to sleep state when burst assemble engine generates new bursts. To evaluate the energy saving performance of proposed architecture with LPI, the power consumption of each router is analyzed by using data sheet of commercial router and optical device. And, simulation is also performed in terms of sleep time of PHY/Transceiver through OPNET.