RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
        • 등재정보
        • 학술지명
        • 주제분류
        • 발행연도
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재

        코드 테이블 패턴 분석을 통한 저비용 H.264/AVC 엔트로피 코딩 유닛 설계

        송세현,김기철,Song, Sehyun,Kim, Kichul 한국전기전자학회 2013 전기전자학회논문지 Vol.17 No.3

        본 논문에서는 H.264/AVC 베이스라인 프로파일을 위한 엔트로피 코딩 유닛을 제안한다. 엔트로피 코딩에서는 매크로블록 부호화를 위해 코드 테이블들을 사용한다. 이 코드 테이블에 있는 코드워드들 간에는 일정한 패턴이 존재하는데, 본 논문에서는 코드워드의 패턴을 분석하여 하드웨어 비용을 줄였다. 제안하는 엔트로피 코딩 유닛은 Exp-Golomb 유닛과 CAVLC 유닛으로 구성된다. Exp-Golomb 유닛은 하나의 유닛에서 5가지 코드타입을 처리하고, 코드 패턴을 이용하여 두 개의 덧셈기만으로 복잡한 Exp-Golomb 연산을 처리 할 수 있다. 기존의 CAVLC 유닛은 큰 사이즈의 코드 테이블을 필요로 한다. 본 논문에서는 테이블에 차분 코드워드들을 저장하여 기존 방식대비 테이블 크기를 40% 이하로 줄인다. 엔트로피 코딩 유닛은 생성된 코드워드들이 MSB에 코드값 0이 분포되는 패턴을 이용하여 쉬프터 사이즈를 대폭 줄였다. This paper proposes an entropy coding unit for H.264/AVC baseline profile. Entropy coding requires code tables for macroblock encoding. There are patterns in codewords of each code tables. In this paper, the patterns between codewords are analyzed to reduce the hardware cost. The entropy coding unit consists of Exp-Golomb unit and CAVLC unit. The Exp-Golomb unit can process five code types in a single unit. It can perform Exp-Golomb processing using only two adders. While typical CAVLC units use various code tables which require large amounts of resources, the sizes of the tables are reduced to about 40% or less of typical CAVLC units using relationships between table elements in the proposed CAVLC unit. After the Exp-Golomb unit and the CAVLC unit generate code values, the entropy unit uses a small size shifter for bit-stream generation while typical methods are barrel shifters.

      • KCI등재

        1-D CGRA에서의 H.264/AVC 디블록킹 필터 구현

        송세현,김기철,Song, Sehyun,Kim, Kichul 한국전기전자학회 2013 전기전자학회논문지 Vol.17 No.4

        본 논문에서는 H.264/AVC 비디오 코덱용 디블록킹 필터의 병렬 알고리즘을 제안한다. 디블록킹 필터는 BS(boundary strength)에 따라 다른 필터 연산을 수행하며, 각 필터 연산은 다양한 조건 연산을 필요로 한다. 또한 각 경계면의 연산 순서가 정해져 있기 때문에 병렬 처리가 쉽지 않다. 본 논문에서 제안하는 디블록킹 필터 알고리즘은 최근에 소개된 1-D CGRA (coarse grained reconfigurable architecture)인 PRAGRAM (pipelined reconfigurable arrays with assistant manager groups)에서 처리된다. 디블록킹 필터 연산은 PRAGRAM의 단방향 파이프라인 PE 배열 구조를 이용하여 각 필터 연산을 고속으로 수행하고, dynamic reconfiguration 및 conditional reconfiguration을 이용하여 필터 선택과 조건 연산을 효율적으로 처리한다. 디블록킹 필터의 병렬 알고리즘은 매크로블록 당 225 사이클을 소요한다. 이는 동작주파수 150 MHz에서 full HD급 영상을 처리할 수 있는 성능이다. In this paper, we propose a parallel deblocking filter algorithm for H.264/AVC video standard. The deblocking filter has different filter processes according to boundary strength (BS) and each filter process requires various conditional calculations. The order of filtering makes it difficult to parallelize deblocking filter calculations. The proposed deblocking filter algorithm is performed on PRAGRAM which is a 1-D coarse grained reconfigurable architecture (CGRA). Each filter calculation is accelerated using uni-directional pipelined architecture of PRAGRAM. The filter selection and the conditional calculations are efficiently performed using dynamic reconfiguration and conditional reconfiguration. The parallel deblocking filter algorithm uses 225 cycles to process a macroblock and it can process a full HD image at 150 MHz.

      • Newton Method을 이용한 저비용 5-stage 멱승기의 구현

        송세현(Sehyun Song),김기철(Kichul Kim) 한국정보과학회 2007 한국정보과학회 학술발표논문집 Vol.34 No.2B

        본 논문에서는 모바일용 3차원 그래픽 라이팅 엔진을 위한 부동소수점 멱승기를 제안한다. 3D 그래픽의 라이팅 과정은 연산량이 많고, 복잡하기 때문에 각 연산 유닛들이 저비용으로 빠르게 연산을 수행해야 한다. 본 논문에서 제안한 멱승기는 처리율을 높이기 위해 파이프라인 구조를 사용하였으며, 10?⁴ 의 정확도를 만족한다. 전체 구조는 5 stage로 구성되며, 크게 로그연산기와 지수연산기로 이루어져 있다. 일반적으로 로그연산기는 정확도를 높이기 위하여 큰 롬 테이블을 사용하는데, 이는 많은 면적을 차지하게 된다. 이러한 롬 테이블 면적 문제를 해결하기 위하여 Newton method을 사용하여 롬 테이블의 사이즈를 줄였다. 또한 오일러 상수를 밑으로 하는 지수연산기도 입력 비트의 크기를 줄이고, 테이블의 개수를 늘림으로써 롬 테이블의 크기를 줄였다. 지수연산의 밑은 부동소수점 포맷으로 [0,1]의 범위를 가지며, 승은 정수 포맷으로 [0,128]의 범위를 갖는다. Magnachip 0.18?m 공정에서 100㎒의 동작주파수를 만족하였으며, 약 16k gates을 차지한다.

      • SIMD 병렬 프로세서를 이용한 H.264용 디블록킹 필터의 구현

        송세현(Sehyun Song),김기철(Kichul Kim),노태문(Taemoon Roh) 대한전자공학회 2007 대한전자공학회 학술대회 Vol.2007 No.7

        In this paper, we propose a parallel deblocking filter algorithm for H.264 using parallel processor. The parallel processor is a partitioned single instruction multiple data (partitioned SIMD) architecture and supports conditional execution. The proposed parallel deblocking filter algorithm performs 300k MB/sec at 100㎒.

      • 지진관측자료 수집을 위한 정보통신망과 전력체계의 요건

        유세훈(Yoo, Sehoon),송세현(Song, Sehyun),김기철(Kim, Kichul),최성종(Choi, Seong Jong) 한국방송·미디어공학회 2011 한국방송공학회 학술발표대회 논문집 Vol.2011 No.7

        한반도 및 근해의 지진?지진해일 감시를 위해 지진관측망이 구축되어 있다. 이러한 지진관측망는 향후 조기경보를 위해 보다 조밀하게 설치될 예정이다. 지진계측기의 정보통신망은 대부분 행정망 및 전용회선 단일망으로 운영되고 있으며 지진계측기의 전력체계는 상용전원의 단일 전력체계로 운영되고 있다. 국내 지진관측망 운영상의 문제점으로 단일 정보통신망 운영으로 인한 통신 단절 발생 시 지속적인 자료 수집 불능과 단일 전력체계인 상용전원 단절시 통신장비에 전원공급 단절로 인한 실시간 자료 전송 장애 발생이 있다. 또한 지진관측기의 정보통신망과 전력체계에 대한 원격감시 및 관리 기능이 부재하여 유지 보수 및 안정적 자료수집에 취약점을 가지고 있다. 이러한 취약점을 극복하기 위해서는 각종 재해에 대한 내재해성과 유지보수성을 향상시키는 것이 시급하며 정보통신망과 전력체계의 다중화/이중화가 좋은 대안이 될 수 있다.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼