RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
        • 학술지명
        • 주제분류
        • 발행연도
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • 결함허용계산의 기본 개념과 상용 컴퓨터

        김학사,이충세,김광현 충북대학교컴퓨터과학연구소 1993 컴퓨터과학연구 Vol.1 No.1

        결함허용 시스템은 하드웨어의 고장이나 소프트웨어의 에러가 존재하는 상황하에서 주어진 특정의 작업을 중단없이 완벽하게 실행하는 것이다. 본 논문에서는 결함허용의 간단한 역사와 아울러 결함허용 설계에 대한 구조적인 접근과 응용 요구에 따라 시도되는 여러 방법들을 살펴본다. 또한 결함허용을 응용한 현존하는 시스템들의 설계방법등을 조사한다. 컴퓨터의 구조는 급속도로 변하고 있어 장래에는 여러개의 프로세서들을 바탕으로하여 다단계 계층을 형성할 수 있는 결함허용 기법을 적용할 수 있을 것이다. 따라서 집적화 회로, 새로운 병렬처리 구조, 그리고 널리 분산되어 있는 네트워크 시스템에 결함허용 설계를 포함하는 많은 연구와 방법들이 요망한다.

      • 클라이언트-서버 기반에 의한 분산응용시스템의 최적할당 방안

        권영탁,이충세 충북대학교컴퓨터과학연구소 1996 컴퓨터과학연구 Vol.4 No.1

        기업업무가 점점 대형화되고 여러 곳에 흩어져 있는 응용시스템 구성요소와 자원을 동종 또는 이기종간 컴퓨터로 연결된 네트워크를 통하여 공유하고 활용하게 되면서 컴퓨팅플랫폼의 관점이 분산컴퓨팅환경으로 바뀌어 가고 있다. 본 논문에서는 소규모화(downsizing)와 적정규모화(rightsizing)에 의한 클라이언트-서버컴퓨팅(client-server computing) 구조를 기반으로 하는 분산응용시스템의 개발방법에 관하여 살펴본 후 응용시스템 구성요소를 네트워크상의 컴퓨터에 적절히 분해하고 할당하는 절차와 알고리즘을 제시한다. Now that the scale of enterprise activities goes bigger and bigger, the vision on computing platform is shifting to the distributed computing environment by sharing and utilizing the application components and resource located anywhere across many homogeneous/heterogeneous computers in the network. In this paper we look around a methodology for development of distributed application systems(DASs) based on client-server computing architecture by downsizing and rightsizing. And we also propose a procedure and its algorithm for optimal allocation which decomposes and allocates the partitioned application components to the computers in the network.

      • 시간지원 데이타베이스 관리시스템의 화면 영상 접속기

        정경자,전근환,류근호 충북대학교컴퓨터과학연구소 1995 컴퓨터과학연구 Vol.3 No.1

        기존의 소프트웨어 환경은 컴퓨터에 익숙하지 않은 일반 사용자가 접근하기 어려운 명령 중심의 처리 방식이었다. 그러나, 최근 소프트웨어의 추세는 컴퓨터에 전문적인 지식이 없는 사용자도 쉽게 접근할 수 있도록 GUI 환경 기반으로 개발되고 상품화되고 있다. 그러므로, 시간지원 데이타베이스 관리시스템에서는 데이타베이스 이용자가 데이타베이스 접근을 쉽게 할 수 있도록 GUI 기반 환경을 기본으로 시스템을 구성한다. 본 시간지원 데이타베이스 관리 시스템은 과거 이력 자료를 사용해야 되는 응용분야에서, 시스템에서 제공하는 시간 개념으로 이력 자료를 용이하게 처리할 수 있다. 시간지원 데이타베이스 관리 시스템의 GUI환경은UNIX X-윈도우의 motif 윈도우 관리자를 사용하여 설계 구현한다.

      • 계층적 클러스터 네트웍을 이용한 HCHM의 설계

        김석일 충북대학교컴퓨터과학연구소 1993 컴퓨터과학연구 Vol.1 No.1

        계층적 클러스터 하이퍼큐브 다중처리기(Hierarchical Cluster Hypercube Multiprocessor: HCHM)는 대단위 연산소자를 포함하는 네트웍에 적합한 계층구조의 다중처리기 구조이다. 제안된 HCHM에서 하이퍼큐브로 연결된 노드는 클러스터를 구성하고 있으며, 클러스터는 노드의 통신만을 지원하는 클러스터 제어용 프로세서에 여러 개의 연산용 프로세서를 성형(星形)으로 연결한 다중처리기 시스템이다. 본 논문에서는 기존의 하이퍼큐브와 그 성능이 동일하나 시스템의 구성비용이 저렴한 최적설계 방안을 제시하였으며, 연구결과 클러스터를 구성하는 연산용 프로세서의 수를 두개로 하는 경우에는 기존의 하이퍼큐브와 동일한 성능을 가지나 시스템 구성비용이 2/3배로 적다. 또한 HCHM(m, 2)는 Q_(m-1) 네트웍의 경로배정을 모의할 수 있으므로 메쉬, 링구조 및 이진 트리 구성이용이하다. 이외에도 제안된 HCHM구조를 구성하는 클러스터 제어용 프로세서와 연산용 프로세서 별로 경로배정 및 통신 알고리즘도 제시하였다.

      • 비결정성 문제를 고려한 Estelle에서 테스트 스위트 생성

        우성희,조진기,이상호 충북대학교컴퓨터과학연구소 1995 컴퓨터과학연구 Vol.3 No.1

        IUT에 테스트 스위트 적용시 기존의 제어흐름만을 고려한 FSM 중심의 생성방법으로는 프로토콜의 적합성 시험을 수행할 수 없다. 특히 한상태에서 다음상태로의 전이가 입력이나 전상태에서의 변수값이 아닌 시스템의 상태에 의해 결정되는 비결정적 문제가 발생한다. 본 논문은 Estelle로 표현된 명세에서의 테스트 스위트 생성시 도출되는 비결정성 문제를 해결하기 위해 NEFSM 모델을 제안하였다. 처리과정은 먼저 Estelle 명세를 NEFSM으로 변환시키고 그 모델에 T-method와 U-method를 적용하여 테스트 스위트를 생성하였다.

      • 문서편집기와 연동하는 '한점 변환기'의 설계 및 구현

        이충환,안광일,김석일 충북대학교컴퓨터과학연구소 1994 컴퓨터과학연구 Vol.2 No.1

        6점으로 구성된 점자를 사용하여 맹인들 간에 문자정보를 교환할 때에는 아무런 불편이 없지만 일반인과 맹인들 사이에서는 많은 제약이 따른다. 이는 의사 표현 수단의 차이에서 비롯된 것으로 이를 해결하기 위해서는 한글을 점자로 변환하거나 점자를 한글로 변환하는 도구가 필요하다. 본 논문에서는 점자와 묵자를 동시에 지원하는 문서편집기에서 사용될 수 있는 한글을 점자로 변환하는 '한점 변환기'를 개발하였다. 한점 변환기의 입력정보는 문서편집기에서 블럭 지정된 한글 텍스트 화일이며 출력은 MSB를 '11' 로 하고 나머지 6비트를 점자의 비트에 대응시킨 8비트 아스키 코드이다. 문서편집기에서는 점자가 대응되는 점자 폰트로 표현된다. 구현 결과, 본 연구에서 제안된 한점변환기는 고문과 줄표(hyphen)처리를 제외하고는 정확히 변환됨을 확인하였다.

      • 하드웨어 논리 시뮬레이션을 위한 VHDL표현으로부터 회로 정보 추출

        손소라,민경숙,전중남 충북대학교컴퓨터과학연구소 1995 컴퓨터과학연구 Vol.3 No.1

        VLSI 기술의 급속한 발전과 더불어 칩의 복잡도가 증가함에 따라 칩 설계를 지원하는 설계 자동화 도구의 필요성이 증가되고 있는 현실이다. 실제로 하드웨어 합성기, 하드웨어 시뮬레이터등과 같은 많은 설계 자동화 도구들이 이용되고 있다. 하드웨어 논리 시뮬레이터는 자동 설계된 회로의 정확성을 검증하기 위한 설계 자동화 도구이다. 시뮬레이터에 있어서 테스트하고자 하는 시스템의 동작 특성과 상호 간의 연결 관계 및 설계의 문서화를 효율적으로 표현하는 것은 매우 중요하다. 그런 면에서 VHDL(VHSIC Hardware Description Language)은 표준화된 하드웨어 기술언어(Hardware Description Language)로써 하드웨어의 사양을 표현하는 통일된 규격을 제공한다. 본 논문에서는 하드웨어 논리 시뮬레이터가 다른 설계 자동화 도구와의 호환성을 유지하면서 시뮬레이션을 효율적으로 수행할 수 있도록 VHDL로 기술된 회로 표현을 전처리하는 VHDL분석기에 대하여 연구하였다. VHDL 분석기는 VHDL로 기술된 회로 표현과 입력 신호를 VHDL의 문법에 따라 분석하고, 시뮬레이션을 위해 요구되는 정보인 회로 연결 정보와 회로를 구성하고 있는 소자들에 대한 정보 그리고 입력 신호 정보 등을 추출하여 중간 코드를 생성하고, 이를 라이브러리로 구성함으로써 시뮬레이션 시스템이 계층적으로 내부 표현을 모델링하는 기능을 제공한다.

      • 실시간 예측을 고려한 객체 지향 실시간 시스템 모델링

        김영집,조윤기,구연설 충북대학교컴퓨터과학연구소 1996 컴퓨터과학연구 Vol.4 No.1

        객체 지향 개발 방법을 이용하여 실시간 시스템을 개발할 경우 시간 제약 문제를 고려햐야 한다. 본 논문에서는 OMT와 SDL을 이용한 객체 지향 실시간 시스템 모델링 방법을 제안하였다. 분석 과정에서, OMT 방법을 그대로 따르나 동적 모델의 경우 실시간 시스템의 시간 제약을 추가하여 예상 시간 도표를 작성하였고, 실시간 예측을 위해 몇 가지 공식을 제안하였다. 설계 과정에서는 객체 상호작용 그래프와 SDL의 구문적 표현을 이용한 방법을 제시하였다.

      • VHDL을 이용한 16비트 RISC 프로세서의 설계

        장복현,조태원 충북대학교컴퓨터과학연구소 1996 컴퓨터과학연구 Vol.4 No.1

        We made 4-stage pipeline architecture and can execute 19 instruction set. The 16-bit RISC Processor CPU block is divided into 5 blocks: ALU, Control, RAM, ROM and RF(register file) blocks. This model compiled and synthesized by the Compass System 1164 VHDL compiler, and simulated by Compass simulator after synthesis. Total gate count was 6,351.00 gate. Simulation results show that this model satisfies good RISC pipeline operations. This model can operate up to 20MHz clock frequency, however by adjusting synthesis factors the frequency can easily be increased. We created .adl(actel design library) file and executed Place and Route(P&R) with A14100A-PG257C FPGA chip. Device utilization is 78.2% in sequential and combinational modules using Actel-3 library.

      • 퍼지 신경망을 이용한 연속 필기된 숫자열 인식

        이응재,김홍기 충북대학교컴퓨터과학연구소 1996 컴퓨터과학연구 Vol.4 No.1

        연속 필기된 숫자열 인식에 관한 대부분의 연구들은 연속적으로 필기된 숫자열을 낱자 단위의 숫자로 분할하고, 분할된 숫자를 인식하는 방식으로 진행되어 왔기 때문에, 이들의 성능은 분할 알고리즘의 성능에 크게 의존 한다. 즉, 이러한 방법들은 두 개 이상의 숫자가 서로 겹치거나 접촉된 경우, 또는 깨지거나 잡음이 섞인 영상이 입력된 경우 정확한 분할이 불가능하기 때문에 정확한 인식이 이루어질 수 없다. 이러한 문제를 해결하기 위하여 본 논문에서는 분할과 인식 과정이 통합된 연속 필기 숫자열 인식 방법을 제안하였고, 유사한 패턴의 효과적인 인식을 위하여 퍼지 신경망을 사용하였다.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼