http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
고속신호 무결성 분석을 통한 PCI Express Gen3 시스템 설계
권원옥(Wonok Kwon),김영우(Youngwoo Kim) 대한전자공학회 2015 전자공학회논문지 Vol.52 No.4
PCI Express는 고속 차동신호를 사용한 점대점(point-to-point) 프로토콜로 시스템 설계 시 Eye Diagram을 통한 신호의 손실(Loss)과 지터(Jitter) 분석이 필요하다. 특히 PCI Express Gen3 물리 신호는 8Gbps의 고속 직렬신호로 고속신호분석에 의한 시스템 설계가 반드시 요구된다. 본 논문은 PCI Express Gen3 서버 연결망 스위치카드 시스템 제작을 통하여 고속 직렬신호의 토폴로지 추출, 채널분석, 채널의 S-파라미터 추출 및 송수신 버퍼를 포함한 시스템의 신호분석 시뮬레이션을 다룬다. 채널의 손실을 보안하기 위해 수신단 Eye diagram 분석을 통하여 송신 버퍼의 이퀄라이저 파라미터를 조정하여 송신단 최적의 De-emphasis와 Preshoot 파라미터 값을 시뮬레이션을 통하여 찾고 있다. PCI Express is high-speed point-to-point serial protocol, the system is designed by analysing loss and jitter through Eye Diagram. It is necessarily analyzing high speed serial signals when the PCI Express Gen3 which has 8Gbps physical signal speed is designed especially. This paper deals with topology extraction, channel analysis, extraction of s-parameters and system signal integrity simulation within transceiver buffer models through PCI Express Gen3 server connecting switch system design. Optimal parameters of transmitter buffer equalizer are found through solution space simulation of de-emphasis and preshoot parameters to compensate channel loss.
DC 서버를 위한 무정전 전원 공급장치 결합형 전원분배장치 구현
권원옥(Wonok Kwon),김학영(Hagyoung Kim) 한국정보과학회 2012 한국정보과학회 학술발표논문집 Vol.39 No.1A
본 논문은 저전력 데이터센터에 사용되는 DC 서버를 위한 고효율 DC UPS 결합형 전원분배장치의 구현과 설계에 관한 내용이다. 본 논문이 제안한 노드 준위 UPS 결합형 전원분배장치의 전력효율은 96%에 이르며 저전력 볼륨 서버의 전원공급장치(PSU)와 UPS를 대체할 수 있는 기술이다.
DC 서버를 위한 무정전 전원 공급장치 결합형 전원분배장치
권원옥(Wonok Kwon),김학영(Hagyoung Kim) 한국정보과학회 2012 정보과학회 컴퓨팅의 실제 논문지 Vol.18 No.11
본 논문은 기존의 데이터센터의 전력 인프라의 변화를 최소화 하며 전력효율을 극대화 할 수 있는 고효율 DC UPS(Uninterruptible Power Supply) 결합형 전원분배장치의 구현과 설계에 관한 내용이다. 본 논문이 제안한 노드 준위 UPS 결합형 전원분배장치(uPDB)는 서버의 전원 공급장치(PSU)와 UPS를 대체할 수 있으며 전력효율은 최대 97%에 이른다. 또한 uPDB를 사용한 데이터센터의 전력효율은 기존의 고효율 AC 데이터센터 전력전달효율 보다 최고 부하에서 2%, 낮은 부하에서는 10% 향상된 전력효율을 나타내며, AC 전력전달 기반의 데이터센터 전력 인프라를 변경하지 않고 데이터센터 준위 DC 전력전달방식에 근접한 높은 전력효율을 제공할 수 있다. This paper presents the highly efficient rack-level DC power architecture combined with nodelevel DC UPS. Proposed system, uPDB can replace PSU and UPS system and provide almost power efficiency of 97% without any changing exsiting power infrastructures. Data center power efficiency using uPDB system is higher 2%~5% at maximum load and 10%~15% at low load than high efficient AC data center. Proposed uPDB system can provide high power efficiency nearly up to data center level DC power delivery system without changing AC power delivery infrastructure.
김상근(Sanggun Kim),권원옥(Wonok Kwon),김학영(Hakyoung Kim) 대한전자공학회 2017 대한전자공학회 학술대회 Vol.2017 No.6
Convolution Neural Networks(CNN) are very useful in image recognition and detection. However, convolution operation has a large amount of computation, so parallel processing should be applied to improve performance. In this paper, we will propose a suitable location for parallel processing in CNN and show accelerating method for CNN by using FPGA configured by OpenCL.