http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
허용민(Y.M. Hur),박동규(D.G. Park),이홍주(H.J. Lee),김동익(D.I. Kim),임인칠(I.C. Lim) 한국정보과학회 1988 한국정보과학회 학술발표논문집 Vol.15 No.2
본 논문에서는 기존의 경로 활성화 방법을 개선하고 이를 이용하여 조합 논리 회로의 stuck-at 고장을 효율적으로 검출할 수 있는 고장 시뮬레이션 방법을 제안한다. 기존의 조합 회로 고장 시뮬레이션 방법은 하나의 테스트 패턴에 대해서 일어날 수 있는 모든 고장을 인가하여 주 출력(Primary Output)까지 전파시켜 시뮬레이션 한다. 그러나 주 출력까지 전달되지 않는 고장에 대해서도 불필요한 시뮬레이션을 해야 하며 이로 인해서 시뮬레이션 시간과 메모리의 낭비를 가져오게 된다. 따라서, 본 논문에서는 회로에 인가하는 하나의 테스트 패턴에 대해 그 테스트 패턴이 검출할 수 있는 고장만을 시뮬레이션 하는 고장 시뮬레이션 방법을 제안하고 또한, fanout이 일어나는 신호선부터 고장 시뮬레이션을 수행함으로써 경로 활성화 방법이 갖고 있는 fanout 신호선의 stuck-at 고장을 효율적으로 검출하게 함으로써 시뮬레이션의 속도를 개선시킨다.
고우종(W J Koh),허용민(Y M Hur),김영우(Y O Kim),김성중(S. J Kim),최성업(S U. Choi),이상정(S J. Lee),임인칠(I C. Lim) 한국정보과학회 1992 한국정보과학회 학술발표논문집 Vol.19 No.1
본 논문에서는 명령어 수준 병렬처리를 수행하는 VLIW(Very Long Instruction Word)아키텍처 상에서 메모리 인터리빙(memory interleaving) 기법과 메모리 스큐잉(memory skewing) 기법을 적용한 효율적인 메모리 액세스 방식을 제안한다. 즉 어드레스 참조간격(stride)을 입력으로하여 벡터 액세스의 평균 지연시간을 줄이고, 동일한 메모리 뱅크 내에 존재하는 자료를 계속적으로 참조할 때 발생되는 메모리 액세스 상층(memory access conflicts)의 빈도수를 최소화한다. 제안된 방식에의한 VLIW 아키텍처의 병렬화 컴파일러는 각 소스 프로그램에 적합한 메모리 뱅크 수와 메모리 뱅크 위치를 결정하여 병렬처리의 성능이 향상됨을 시뮬레이션을 통해 확인한다.
이주희(J H Lee),이홍주(H J. Lee),허용민(Y M Hur),박동규(D.G.Park),임인질(I C Lim) 한국정보과학회 1988 한국정보과학회 학술발표논문집 Vol.15 No.1
본 논문에서는 경로 대수를 이용한 MOS 회로의 개방과 단락고장 검출을 위한 테스트 생성방법을 제안 한다. 본 논문에서 제안한 방법은 R.I Damper등이 제안한 경로 대수 연산을 개선하여 필수적인 연산만을 수행하도록 함으로써 연산 수를 감소시키며, 또한 다단의 조합 논리 회로 테스트에 있어서 단일 고장만을 검출해 낼 수 있는 D-알고리즘에 비교하여, 경로와 컷?에 포함되는 모든 트랜지스터들의 테스트를 동시에 수행하도록 함으로써 테스트의 수를 줄인다.