http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
루프 검출 및 예측 방법을 적용한 비용 효율적인 실시간 분기 흐름 검사 기법
김근배,안진호,강성호,Kim Gunbae,Ahn Jin-Ho,Kang Sungho 대한전자공학회 2005 電子工學會論文誌-SD (Semiconductor and devices) Vol.42 No.12
최근의 저 전력 컴퓨터 시스템은 내장 프로세서의 성능 향상과 공정 기술의 발전을 통한 디바이스 크기 감소로 인해 전압 변동, 커플링 효과 등으로 인한 SEU(single event upset)로 모델링 되는 천이고장으로 인한 예기치 못한 동작 중 에러 발생가능성이 매우 높아지고 있다. 제안하는 방식은 프로세서가 처리하는 프로그램 분기 흐름상에서 에러를 검출하는 효과적인 watchdog 프로세서 구조로서, 기존 방식이 가지는 오버헤드를 줄이면서 프로그램 내부에서 빈번히 발생되는 루프를 매번 검사할 때, 동일한 동작을 watchdog 프로세서가 반복함으로써 생기는 비효율적인 메모리 접근, 버스 점유 경쟁등과 같은 추가적인 시스템 수준의 오버헤드를 줄이는 새로운 방법을 제안하였다. 본 논문은 기존의 실시간 분기 및 제어 흐름 연구에서는 다루지 않았던 루프 검출 및 예측 기능을 추가함으로써 실제 시스템 적용에 보다 적합한 비용 효율적인 구조를 제안하고 있다. Recently, concurrent error detection for the processor becomes important. But it imposes too much overhead to adopt concurrent error detection capability on the system. In this paper, a new approach to resolve the problems of concurrent error detection is proposed. A loop detection scheme is introduced to reduce the repetitive loop iteration and memory access. To reduce the memory overheat an offset to calculate the target address of branching node is proposed. Performance evaluation shows that the new architecture has lower memory overhead and frequency of memory access than previous works. In addition, the new architecture provides the same error coverage and requires nearly constant memory size regardless of the size of the application program. Consequently, the proposed architecture can be used as an cost effective method to detect control flow errors in the commercial on the shelf products.
Sign bit을 사용한 고효율의 메모리 BISR 방법론
강일권(Ilkwon Kang),김근배(GunBae Kim),김일웅(Ilwoong Kim),박기현(Kihyun Park),양동훈(Donghoon Yang),강성호(Sungho Kang) 대한전자공학회 2007 대한전자공학회 학술대회 Vol.2007 No.7
This paper presents an efficient memory BISR methodology. The proposed BISR uses sign bits to store the number of faulty cells‘ Through the experiment results by C++, we can observe that the proposed BISR has the improved performance.