http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
김성운(Kim Seong Woon),신상석(Shin Sang Seok),심원세(Shim Won Se) 한국정보과학회 1994 한국정보과학회 학술발표논문집 Vol.21 No.2B
본 논문에서는 고속중형 컴퓨터(주전산기Ⅲ)를 위해 EPLD를 사용하여 구현한 주처리 장치의 구성과 동작에 대해서 기술한다. 고속중형 컴퓨터는최대 10개의 프로세서를 확장할 수 있는 밀접한 다중 프로세서 시스템이며, HiPi+Bus를 기반으로 하는 공유 메모리 구조를 가지고 있다. EPLD를 사용한 주처리 장치는 Pentium, 캐쉬 제어기, 캐쉬 메모리, 사이클 제어기, 데이타 제어기, 스누프 제어기, 이중 태그 메모리, 다중 프로세서 인터럽트 제어기, 로컬 메모리, HiPi+Bus 인터페이스를 포함하고 있다.
효율적인 메시지 전달을 위한 프로세싱 노드의 메모리 구조 모델
김성운(Seong-Woon Kim),신상석(Sang-Seok Shin) 한국정보과학회 1995 한국정보과학회 학술발표논문집 Vol.22 No.2B
본 논문에서는 계층 구조 다중 프로세서 시스템인 고속 병렬 컴퓨터(SPAX)의 주 노드인 프로세싱 노드의 효율적인 메시지 전달에 적합한 메모리 구조를 찾아내기 위하여, 공유 메모리 모델과 이중 데이타 경로 모델의 2가지 메모리 모델을 제안하고, 이를 시뮬레이션을 통하여 비교한다. 모델링 및 시뮬레이션에 사용된 도구는 SES(Scientific and Engineering Softwore)/Workbench[l]이며, 비교 결과 이중 데이타 경로 모델이 메모리 사용이 집중될때는 데이타 전송률이 감소되지만, 전체적으로는 공유 메모리 모델보다 약간 우수한 것으로 나타났다.