http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
광수신기를 위한 2.5Gbps CMOS Transimpedance 증폭기 설계
전지호(J. H. Jeon),이은영(E. Y. Lee),심상미(S. M. Sim),박강엽(K. Y. Park),전석희(S. H. Jeon),유종근(C. G Yu) 대한전기학회 2008 대한전기학회 학술대회 논문집 Vol.2008 No.10
요즘 데이터의 양이 많아지고 마이크로프로세서의 속도가 빨라짐에 따라 광통신이 각광받고 있다. 광통신이란 전류신호를 광 신호로 변환하여 송신하고 광섬유를 통해 전달된 광신호가 포토다이오드를 통해 전류신호로 변환되어 수신하는 통신방법이다. TIA는 이런 광통신의 수신부의 첫 단에 오는 블록으로서 전류신호를 사용가능한 전압신호로 바꾸어주는 역할을 한다. 본 논문에서는 포토다이오드의 커패시턴스 성분을 효과적으로 차단하고 노이즈 특성을 향상시킬 수 있는 방법을 제안하고, 1.8V 0.18um CMOS공정을 사용하여 2.5Gbps TIA 블록을 설계하였다.
2.5㎓ 0.25㎛ CMOS Dual-Modulus 프리스케일러 설계
오근창(K. C. Oh),강기섭(K. S. Kang),박종태(J. T. Park),유종근(C. G. Yu) 대한전기학회 2006 대한전기학회 학술대회 논문집 Vol.2006 No.10
A prescaler is an essential building block for PLL-based frequency synthesizers and must satisfy high-speed and low-power characteristics. The design of D-flip flips used in the prescaler implementation is thus critical. In this paper a 64/65, 128/129 dual-modulus prescaler is designed using a 0.25㎛ CMOS process. In the design a new dynamic Dr-flip flop is employed, where glitches are minimized using discharge suppression scheme, speed is improved by making balanced propagation delay, and low power consumption is achieved by removing unnecessary discharge. The designed prescaler operates UP to 2.5㎓ and consumes 3.1㎃ at 2.5㎓ operation.
박준규(J. K. Park),심현철(H. C. Shim),박종태(J. T. Park),유종근(C. G. Yu) 대한전기학회 2006 대한전기학회 학술대회 논문집 Vol.2006 No.10
This paper describes a 2.5V, 320㎒ low-noise and low-power Phase Locked Loop(PLL) using a noise-rejected Voltage Controlled ring Oscillator(VCO) fabricated in a TSMC 0.25㎛ CMOS technology. In order to improve the power consumption and oscillation frequency of the PLL, The VCO consist of three-stage fully differential delay cells that can obtain the characteristic of high speed, low power and low phase noise. The VCO operates at 7㎒-670㎒. The oscillator consumes 1.58㎃ from a 320㎒ frequency and 2.5V supply. When the PLL with fully-differential ring VCO is locked 320㎒, the jitter and phase noise measured 26㎰ (rms), 157㎰ (p-p) and -97.09㏈ at 100㎑ offset. We introduce and analysis the conditions in which ring VCO can oscillate for low-power operation.
MB-OFDM UWB 시스템을 위한 주파수 합성기의 유형별 설계 및 비교
이재경(J. K. Lee),정태현(T. H. Cheong),박종태(J. T. Park),유종근(C. G. Yu) 대한전기학회 2006 대한전기학회 학술대회 논문집 Vol.2006 No.10
This paper describes fast-hopping frequency synthesizers for multi-band OFDM(MB-OFDM) ultra-wide band(UWB) systems. Three different structures in generating 3 center frequencies(3432㎒, 3960㎒. 4488㎒) are designed and compared. The first structure generates 3 center frequencies using only one PLL operating at 4224㎒. The second uses three PLLs operating at corresponding center frequencies. The third employes two PLLs operating at 3960㎒ and 528㎒. Simulation results using a 0.18㎛ RF CMOS process parameters show that the third structure exhibit the best characteristics. The band switching time of the proposed synthesizer is less than 1.3㎱ and the spur is less than -36㏈c. The synthesizer consumes 22㎃ from a 1.8V supply.