http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
JPEG2000 Bit Plane Coder Skipping 방식에 관한 연구
문제혁(Je-Hyuk Moon),박성모(Seong-Mo Park) 대한전자공학회 2007 대한전자공학회 학술대회 Vol.2007 No.11
In this paper, we studied methods to enhance coding speed of the bit plane coder(BPC) that dominates more than 50% of JPEG2000 arithmetic operations. Skipping methods for BPC. such as sample skipping(SS). group of column skipping (GOCS) and pass skipping(PS), are implemented on Matlab. We compared their performance measuring number of cycle for each BPC operation.
JPEG2000의 DWT-EBCOT간 데이터 전송 및 메모리 구조에 관한 연구
문제혁(Je-Hyuk Moon),손창훈(Chang-Hoon Son),박성모(Seong-Mo Park) 한국멀티미디어학회 2009 한국멀티미디어학회 학술발표논문집 Vol.2009 No.1
In JPEG2000, original image converted to code-block by DWT(Discrete Wavelet Transformation) and Quantization, is compressed finally to bit-stream by EBCOT(Embedded Block Coding with Optimal Truncation). There is a problem that DWT scanning direction differ from EBCOT scanning direction in image data transfer. The difference of scanning direction between DWT and EBCOT causes additional operations or memory access. In this paper, we studied for image data transfer between DWT and EBCOT and proposed efficient memory organization to solve the problem.
정재욱 ( Jae-wook Jung ),문제혁 ( Je-hyuk Moon ),박성모 ( Seong-mo Park ) 한국정보처리학회 2007 한국정보처리학회 학술대회논문집 Vol.14 No.2
인간의 운동에는 많든 적든 위험이 따른다. 운동중의 상해나 사고의 보고는 끊이지 않고 있으며 크고작은 사고는 일상의 일이라고 해도 좋다. 운동 상해는 가급적 미연에 방지하는 것이 최선이나 발생된 상해라 하더라도 과학적으로 조사 연구하여 상해의 원인 및 치료의 근본적 대비책을 모색하는 것이 선수 자신의 체력 증진 및 기술 향상 못지 않게 중요한 것이다. 이렇게 운동 상해를 미연에 방지하기 위하여 측정 장비와 모니터링 필요성이 대두되었다. 이에 본 논문에서는 증가하는 운동 수행자들을 위한 운동 상해 가능성을 낮추어 줄 수 있도록 임베디드 시스템을 이용하여 인터넷 환경이 갖추어진 어떤곳에서라도 수행자들을 모니터링할수 있는 시스템을 구현하였다.
JPEG2000을 위한 고속 Bit Plane Coder 설계
정재욱(Jae-Wook Jung),손창훈(Chang-Hoon Son),문제혁(Je-Hyuk Moon),송성근(Sung-Gun Song),박성모(Seong-Mo Park) 대한전자공학회 2007 대한전자공학회 학술대회 Vol.2007 No.11
In this paper, We propose a high speed bit plane coder that implements Group of Column Skipping(GOCS) and Pass Skipping (PS) of column based mode. We designed BPC using Verilog HDL and verified the performance using Design Analyzer of Synospys.