RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • 주파수도약방식에서 비트동기추적장치의 성능개선에 관한 연구

        권지홍,방효창,김원후 한국항공대학교 1993 論文集 Vol.31 No.-

        기존의 Nonuniform ADPLL방식은 수신시 잡음이 증가하는 환경에서 비트 슬립 발생 확률이 높고 레벨 천이가 없는 데이타가 지속될때 tracking 범위를 벗어날 가능성이 있다. 본 논문에서는 Nonuniform ADPLL에 비해 신호대 잡음비가 우수한 ESNT(Error Symbol NotTracking) 알고리즘을 이용한 window tracking ADPLL 방식의 비트동기추적장치를 제안하였다. 재밍 환경을 가정하여 컴퓨터 시뮬레이션한 결과 기존의 방식보다 위상오차 분포특성은 양호한 결과를 얻었으며, 특히 -30dB에서 N=4,M=6일때 기존의 방식은 8번, 제안된 방식은 1번의 비트슬립을 얻었다. In this study, the synchronization method of Frequency Hopping system was examined. We suggest the new class of bit synchronization algorithm using ADPLL in order to replace conventional ones which present various problems. In new bit synchronizer designed by suggested algorithm, ESNT (Error Symbol Not Tracking) and Window Tracking Filter concepts are applied of improving phase error and bit slip characteristics. Througth computer simulations, the performence of Window Tracking ADPLL is compared with conventional Nonuniform ADPLL. As a result, the new one shows better phase error and bit slip performances.

      • 주파수 도약 대역 확산 통신 방식의 동기 시스템 구현에 관한 연구

        方孝昌,權智洪,張太和,金元厚 한국항공대학교 1992 論文集 Vol.30 No.-

        주파수 도약 대역 확산 통신 방식에서 기존의 동기 시스템은 VCO의 비선형 특성, 루프의 온도보상문제, 소형화. 경량화 문제 등으로 시스템 구현에 많은 어려움을 겪고 있었다. 본 연구에서는 정합필터(matched filter)를 이용한 초기동기와 ADPLL(All Digital Phase Locked Loop)을 이용한 동기 추적 방식의 동기 시스템을 구현하였고, 초기동기시간 약 600μS, 동기추적에 약46mS의 시간을 얻어 전체 동기 시스템은 약 65mS이내를 얻었다. 일반적으로 동기시간이 100mS 이내에 이루어지면 완전한 동기를 이룬것으로 보며, 따라서 구현된 동기 시스템이 매우 안정되고 정확한 동기를 이루고 있음을 알 수 있었다. In the frequency hopping spread spectrum communication, the conventional synchronization systems have many problems in their implementation. It is nonlinear characteristics of VCO, temperature compensation of loop and implementing compactly. In this paper, we implemented the synchronization system which consists of the ACQUISITION by matched filter and the TRACKING by ADPLL(All Digital PLL). In this synchronization system, acquisition time and tracking time were about 600㎲, 64ms respectively, so that total synchronization time could be within 65ms. Generally, as synchronization time is within 100ms we can regard it as complete synchronization. therefore, we could prove that the implemented synronization system has a stable and accurate synchronization.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼