http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
송창민(Song Changmin),이우식(Lee Usik) 한국철도학회 2000 한국철도학회 학술발표대회논문집 Vol.- No.-
In this paper, the dynamics of automated guideway transit vehicles with rubber tires are studied. Two different AGT models are considered: the bogie system and the steering system. It is found that the bogie system is stable at all possible operating speeds, whereas it is not true for the steering system. To investigate the dynamic stability of steering systems, the critical speeds are investigated and the dynamics of the closed-loop steering control system are numerically simulated.
송창민(Changmin Song),이우식(Usik Lee) 한국철도학회 2001 철도저널 Vol.4 No.1
In this paper, the dynamics and stability of the automated guideway transit (AGT) vehicles with rubber tires are investigated. Two types of AGT systems are considered: the bogie-type and steering-type systems. The critical speeds for the dynamic instability of lateral and yawing motions are investigated by use of the Routh-Hurwitz's stability criterion. It is shown that the bogie-type AGT vehicles are likely to be stable within the range of practical operating speed, whereas it is not true for the steering-type AGT vehicles. It is also shown that the control performance of steering-type AGT vehicles can be improved by choosing proper steering gains of the closed-loop steering control system.
출력 신호의 진폭 제어 회로를 가진 10 ㎓ LC 전압제어 발진기
송창민(Changmin Song),장영찬(Young-Chan Jang) 한국전기전자학회 2020 전기전자학회논문지 Vol.24 No.4
위상 잡음을 개선하기 위한 출력 신호의 진폭을 제어하는 회로를 가진 10 ㎓ LC 전압 제어 발진기(VCO:voltagecontrolled oscillator)가 제안된다. 제안된 LC VCO를 위한 진폭 제어 회로는 피크 검출 회로, 증폭기, 그리고 전류원 회로로 구성된다. 피크 검출 회로는 2 개의 diode-connected NMOSFET과 하나의 커패시터로 구성되어 출력 신호의 최젓값을 감지함으로 수행된다. 제안하는 진폭 제어 회로를 가진 LC VCO는 1.2 V 공급 전압을 사용하는 55 ㎚ CMOS 공정에서 설계된다. 설계된 LC VCO의 면적은 0.0785 ㎟이다. 제안된 LC VCO에 사용된 진폭 제어 회로는 기존 LC VCO의 출력 신호에서 발생되는 242 ㎷의 진폭 변화를 47 ㎷로 줄인다. 또한, 출력 신호의 peak-to-peak 시간 지터를 8.71 ㎰에서 931 fs로 개선한다. A 10 ㎓ LC voltage-controlled oscillator (VCO), which controls an amplitude of output signal, is proposed to improve the phase noise. The proposed amplitude control circuit for the LC VCO consists of a peak detector, an amplifier, and a current source. The peak detector is performed detecting the lowest voltage of the output signal by using two diode-connected NMOSFET and a capacitor. The proposed 10 ㎓ LC VCO with an amplitude control circuit for output signal is designed using a 55 ㎚ CMOS process with a supply voltage of 1.2 V. Its area is 0.0785 ㎟. The amplitude control circuit used in the proposed LC VCO reduces the amplitude variation 242 ㎷ generated in the output signal of the conventional LC VCO to 47 ㎷. Furthermore, it improves the peak-to-peak time jitter from 8.71 ㎰ to 931 fs.
채널 부정합 보정 회로를 가진 3-GSymbol/s/lane MIPI C-PHY 송수신기
최석원(Seokwon Choi),송창민(Changmin Song),장영찬(Young-Chan Jang) 한국전기전자학회 2019 전기전자학회논문지 Vol.23 No.4
본 논문에서는 모바일 산업 프로세서 인터페이스(MIPI:mobile industry processor interface)의 C-PHY 사양 버전 1.1을 지원하는 3-GSymbol/s/lane 송수신기가 제안된다. 제안한 송수신기는 3 개 채널에서 3 개 레벨 신호의 사용으로 인해 저하된 신호 보존성을 개선하기 위해 채널 부정합 보정을 수행한다. 제안된 채널 부정합 보정은 수신기에서 채널 부정합을 검출하고, 검출 결과에 따라 송신기에서 전송 데이터의 지연 시간을 조정함으로써 수행된다. 수신기에서 채널 불일치 검출은 송신기로부터 전송된 정해진 데이터 패턴에 대하여 수신된 신호의 위상을 비교함으로써 수행된다. 제안된 MIPI C-PHY 송수신기는 1.2 V 공급 전압의 65 nm CMOS 공정을 사용하여 설계되었다. 각 송수신기 레인의 면적과 전력소모는 각각 0.136 mm²와 17.4mW/GSymbol/s이다. 제안된 채널 부정합 보정은 채널 부정합으로 인한 88.6 ps의 시간 지터를 34.9 ps로 줄인다. A 3-GSymbol/s/lane transceiver, which supports the mobile industry processor interface (MIPI) C-physical layer (PHY) specification version 1.1, is proposed. It performs channel mismatch correction to improve the signal integrity that is deteriorated by using three-level signals over three channels. The proposed channel mismatch correction is performed by detecting channel mismatches in the receiver and adjusting the delay times of the transmission data in the transmitter according to the detection result. The channel mismatch detection in the receiver is performed by comparing the phases of the received signals with respect to the pre-determined data pattern transmitted from the transmitter. The proposed MIPI C-PHY receiver is designed using a 65 nm complementary metal-oxide-semiconductor (CMOS) process with 1.2 V supply voltage. The area and power consumption of each transceiver lane are 0.136 mm² and 17.4 mW/GSymbol/s, respectively. The proposed channel mismatch correction reduces the time jitter of 88.6 ps caused by the channel mismatch to 34.9 ps.