http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
서용원(Yong-Won Seo),서은미(Eun-Mi Seo),박광현(Kwang-Hyeon Park),Ala Eldin Abdallah Awouda 대한전기학회 2009 대한전기학회 학술대회 논문집 Vol.2009 No.7
이 논문에서는 1차원 혼돈맵들 중의 하나인 톱니맵을 8비트의 유한정밀도로 이산화시켜 설계하였고, 이 이산화된 톱니맵을 사용한 혼돈 2진 순서 발생기의 회로도도 제시하였다. 설계된 혼돈맵의 실제 구현은 이산화된 진리표로부터 얻어진 출력변수의 간략화된 부울함수에 따른 입력선과 출력선들의 정확한 연결만에 의해 실현하였다. 최대길이를 발생시키는 선형궤환시프트레지스터(mLFSR)에 의해 발생되는 난수성 2진 출력 순서들을 이산화된 톱니맵의 입력순서로 사용함으로써 결과적으로 최소 8배 더 긴 주기를 갖는 혼돈 2진 순서들을 발생시켰다.
김윤서(Youn-Seo Kim),서은미(Eun-Mi Seo),박광현(Kwang-Hyeon Park),Ala Eldin Abdallah Awouda 대한전기학회 2009 대한전기학회 학술대회 논문집 Vol.2009 No.7
본 논문에서는 인버터 시스템에서 발생하는 소자 단락을 막기 위해 필수적인 시간 지연 요소인 데드타임 보상을 통하여 인버터시스템의 출력전류 파형 개선과 고조파 저감을 위한 방법을 제안하였다. 제안된 방법을 3㎾ 급 인버터에 적용하여 실험을 통하여 파형 개선과 고조파 함유율이 현저히 감소함을 확인하고 본 논문에서 제안한 데드타임 보상 방법의 유효성과 우수성을 확인하였다.