http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
5.2 GHz 대역에서 동작하는 기억 기능 특성을 갖는 궤환 회로를 이용한 변환 이득 저잡음 증폭기 설계
이원태,정지채,Lee, Won-Tae,Jeong, Ji-Chai 한국전자파학회 2010 한국전자파학회논문지 Vol.21 No.1
본 논문에서는 5.2 GHz에서 입력 신호의 크기에 따라 효율적으로 동작하는 저잡음 증폭기를 0.18 um CMOS 공정을 이용하여 설계하였다. 제안된 회로는 궤환 회로와 2단 저잡음 증폭기로 구성되어 있으며, 궤환 회로의 경우 7개의 함수 블록으로 구성되어 있다. 본 논문에서는 변화되는 신호 전압을 감지하는 것과 이전 상태를 기억하는 저장 회로에 초점을 두어 불필요한 전력 소비를 제거하였다. 기억 기능 특성을 갖는 궤환 회로의 출력값을 이용하여 통제되는 저잡음 증폭기는 11.39 dB에서 22.74 dB까지 변하며, 최고 이득 모드일 때 잡음 지수가 최적화 되도록 설계되었다. 변환 저잡음 증폭기는 1.8 V의 공급 전압에 대해서 5.68~6.75 mW를 소비한다. This paper presents a novel gain control system composed of a feedback circuit, Two stage Low Noise Amplifier (LNA) using 0.18 um CMOS technology for 5.2 GHz. The feedback circuit consists of the seven function blocks: peak detector, comparator, ADC, IVE(Initial Voltage Elimination) circuit, switch, storage, and current controller. We focus on detecting signal and designing storage circuit that store the previous state. The power consumption of the feedback circuit in the system can be reduced without sacrificing the gain by inserting the storage circuit. The adaptive front-end system with the feedback circuit exhibits 11.39~22.74 dB gain, and has excellent noise performance at high gain mode. Variable gain LNA consumes 5.68~6.75 mW from a 1.8 V supply voltage.
李垣泰(Won-Tae Lee),崔聖守(Sungsoo Choi),尹聖賀(Sungha Yun),李永哲(Young-Chul Rhee) 대한전기학회 2008 전기학회논문지 Vol.57 No.3
This paper represents a dual-mode type transmission technique for a high reliable narrow-band power line communication (PLC) modem, and its design and implementation of a system-on-chip(SoC). The proposed transmission technique is based on a Chirp modulation for the purpose of overcoming time variations of power line channel environments in the narrow-bandwidth of the frequency range of 95 - 145.5 ㎑. The designed modem is fabricated utilizing a mixed 0.18 ㎛ CMOS technology. Especially, according to the power line channel environments the data transmission rate can be selectively changed into 2.5 kbps and 480 bps. The total hardware complexity of the implemented chip is about 50,000 gates, the power consumption is about 26 ㎽, and the operating frequency is up to 5.12 ㎒.
염소 소독시 DON이 유기성 클로라민 생성에 미치는 영향
이원태(Won Tae Lee) 大韓環境工學會 2011 대한환경공학회지 Vol.33 No.7
염소 소독시 유기성 클로라민 생성에 대한 대부분의 연구가 모델 화합물질(예, 아미노산)을 사용한 연구결과로, 실제자연상태에서 발생된 용존유기질소(DON)에 의한 유기성 클로라민 생성에 적용할 수 없다. 본 연구는 지표수에서 추출된 16개 천연유기물질(NOM)을 사용하여 염소 소독시 DON이 유기성 클로라민 생성에 미치는 영향을 조사하였다. 크게 염소 주입량과 반응시간, 그리고 DON 분자량이 유기성 클로라민 생성에 미치는 영향에 대해 살펴보았다. 염소 주입량을 변화시킨 시험결과, 소비된 염소량 1 mg당 0.25 mg이 유기성 클로라민으로 전환되었다. DON은 염소와 반응하여 10분 이내에 빠르게 유기성 클로라민을 생성하였고, 그 후 계속해서 분해(가수분해, 산화)되었다. 반응시간 10분과 24시간의 유기성 클로라민 평균값은 각각 0.78과 0.16 mg-Cl₂/mg-DON이었다. NOM의 DOC/DON 비율이 낮을수록, 즉 NOM내 DON의 함량비가 높을수록 유기성 클로라민 생성율이 높았다. 10,000 Da 분획시험 결과, DON의 분자량은 유기성 클로라민의 생성에 큰 영향을 미치지 않았다. Although formation of organic chloramines have been studied for decades, most of them have involved model organic compounds (e.g., amino acids) but not naturally occurring organic nitrogen in water. This study investigated formation of organic chloramines during chlorination of 16 natural organic matters (NOM) solutions which were isolated from surface water and contained dissolved organic nitrogen (DON). Organic chloramine yields per chlorine consumption was 0.25 mg-Cl₂/mg-Cl₂. Upon chlorination of NOM solutions, organic chloramines were rapidly formed within 10 minutes. The average organic chloramine yields upon addition of chlorine in to NOM solutions were 0.78 mg-Cl₂/mg-DON at 10 minutes and 0.16 mg-Cl₂/mg-DON at 24 hours. Organic chloramine yields increased as the dissolved organic carbon/dissolved organic nitrogen (DOC/DON) ratios decreased. Chlorination of molecular weight (10,000 Da) fractionated samples showed that the influence of DON molecular weights on the organic chloramine formation was minimal.
Spread Spectrum 방식을 이용한 전력선 통신 모뎀의 FPGA 구현
이원태(Won-Tae Lee),변우봉(Woo-Bong Byun),원동선(Dong-Sun Won) 대한전기학회 2006 대한전기학회 학술대회 논문집 Vol.2006 No.7
선력선 통신기술은 추가 배선이 필요 없는 유용성에도 불구하고 전력선 채널에 대한 정확한 채널 모델링과 전력선 모뎀의 전송 신뢰성에 대하여 많은 문제점을 나타내고 있다. 본 논문에서는 전송선로의 주파수에 대한 잡음과 임피던스 특성을 분석하고, 이의 해결을 위하여 전력선 채널에 Spread Spectrum 기법을 적용한 신호를 전송하였을 때의 시뮬레이션 결과와 구현된 FPGA 보드를 비교분석 하였다. 채널 모델링은 잡음과 감쇄 특성을 고려하였으며, Spread Spectrum 변조 방식을 적용한 전력선 모뎀의 FPGA를 구현하여 성능을 분석하였다.