http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
내압이 절감된 Multi-level PDP 구동회로에 관한 연구
윤석(Seok Yoon),김범준(Bumjoon Kim),송석호(Seok-Ho Song),노정욱(Chung-Wook Roh),홍성수(Sung-Soo Hong),사공석진(Sug-Chin Sakong) 전력전자학회 2005 전력전자학술대회 논문집 Vol.- No.-
A new energy-recovery-sustain circuit suitable for a Plasma Display Panel(PDP) application is proposed. The proposed circuit features the low device voltage stresses, essential to design a power efficient and low cost PDP driver circuit. The proposed circuit is demonstrated experimentally for driving a 42 inches plasma display panel.
Six Switch를 적용한 Three-level PDP Sustain Circuit
남원석(Won-seok Nam),노정욱(Chung-wook Roh),한상규(Sang-kyu Han),홍성수(Sung-soo Hong),사공석진(Suk-chin Sakong),양학철(Hak-chul Yang) 전력전자학회 2006 전력전자학술대회 논문집 Vol.- No.-
본 논문에서는 AC Plasma display panel(AC-PDP) 구동을 위한 Six-switch를 적용한 Three-level PDP Sustain 회로를 제안한다. 제안 회로는 기존 회로의 Sustain 스위치와 Clamp 다이오드의 내압이 절반이 되어 특성이 우수한 반도체 소자의 채택이 가능하며, 환류 전류가 저감되어 높은 전력 효율을 가지는 장점을 가지므로 AC-PDP 구동 회로 설계에 매우 적합하다. 본 논문에서는 기존 회로와 제안 회로의 전도 손실 계산 및 시뮬레이션과 실험 결과를 보였다.
LLC 공진형 컨버터의 최적 설계를 위한 정상상태 해석
남원석(Won-seok Nam),한상규(Sang-kyu Han),노정욱(Chung-wook Roh),홍성수(Sung-soo Hong),사공석진(Suk-chin Sakong),김종선(Chong-sun Kim) 전력전자학회 2006 전력전자학술대회 논문집 Vol.- No.-
본 논문에서는 LLC 공진형 컨버터의 최적 설계를 위해, ZVS 영역에서 동작하는 LLC 공진형 컨버터의 최악의 상태에 대한 정상 상태 해석을 하였다. LLC 공진형 컨버터의 최악의 상태는 최소 입력 전압, 최대 부하 전류일 때 얻을 수 있는 최대 전압 이득을 의미한다. 설계 변수는 스위칭 주파수 범위와 공진 인덕터 비율로서, 각 설계 변수의 변화에 따른 공진 탱크설계 값, 최악의 상태 출력 전압 그리고 최대 공진 캐패시터 전압을 보여주는 ‘최악의 조건 설계 표’를 나타내었으며, 설계된 특정 공진 탱크 값에 대한 시뮬레이션 결과와 실험 결과를 보였다.
Multi-level을 사용한 PDP 구동회로를 위한 Gate driver 의 Boot-strap chain 에 관한 연구
남원석(Won-seok Nam),김준형(Jun-hyoung Kim),송석호(Suk-ho Song),노정욱(Chung-wook. Roh),홍성수(Sung-soo Hong),사공석진(Suk-chin Sakong) 전력전자학회 2005 전력전자학술대회 논문집 Vol.- No.-
A gate driver with Boot-strap chain is proposed to drive Multi-level PDP sustain switches. The proposed gate driver uses only one boot-strap capacitor and one diode per each MOSFETs switch without floating power supply. By adoption of this gate driver circuits, the size, weight and the cost of the driver board can be reduced.
Fully Differential CMOS 연산 증폭기 설계
안인수,송석호,최태섭,임태수,사공석진,Ahn, In-Soo,Song, Seok-Ho,Choi, Tae-Sup,Yim, Tae-Soo,Sakong, Sug-Chin 대한전자공학회 2000 電子工學會論文誌-SD (Semiconductor and devices) Vol.37 No.6
Fully Differential 연산 증폭기 회로는 SCF(Switched Capacitor Filter), D/A 컴버터, A/D 컨버터, 통신 회로 등의 VLSI 설계시 외부 부하 구동에 필수적이다. 기존의 CMOS 연산 증폭기 회로는 CMOS 기술에 따른 여러 가지 단점을 갖는데 우선 큰 부하 용량에 대한 구동 능력이 양호하지 못하고, 집적도의 증가에 따른 전원 전압의 감소로 인해 입출력 전압의 동작 특성이 저하되어 전체 회로의 동특성 법위가 감소된다. 이러한 단잠들을 개선하기 위하여 출력부의 출력 스윙을 늘릴 수 있는 차동 출력 구조를 사용한 회로가 Fully Differential 연산 증폭기 회로이며, 단일 출력 구조의 연산 증폭기 보다 스윙 폭이 향상된다. Fully Differential 연산 증폭기의 구성에서 전류 미러가 그 성능을 결정하며, 따라서 큰 출력 스윙과 안정된 회로 동작을 위해서는 출력 저항이 크고, 기준 전류와의 정합이 잘 되는 전류 미러의 설계가 중요하다. 본 논문에서는 큰 출력 저항과 기준 전류와의 정합 특성이 우수한 새로운 전류 미러를 제시하였다. 출력 스윙을 키우고 전력 소모를 줄이기 위해 새로운 전류 미러를 사용하여 2단 증폭 형태의 Fully Differential 연산 증폭기를 설계하였으며, 설계한 증폭기는 레이아웃으로 구현하여 시뮬레이션 프로그램(SPICE3f)을 통하여 성능을 검증하였다. It is necessary that fully differential operational amplifier circuit should drive an external load in the VLSI design such as SCF(Switched Capacitor Filter), D/A Converter, A/D Converter, Telecommunication Circuit and etc. The conventional CMOS operational amplifier circuit has many problems according to CMOS technique. Firstly, Capacity of large loads are not able to operate well. The problem can be solve to use class AB stages. But large loads are operate a difficult, because an element of existing CMOS has a quadratic functional relation with input and output voltage versus output current. Secondly, Whole circuit of dynamic range decrease, because a range of input and output voltages go down according as increasing of intergration rate drop supply voltage. The problem can be improved by employing fully differential operational amplifier using differential output stage with wide output swing. In this paper, we proposed new current mirror has large output impedance and good current matching with input an output current and compared with characteristics for operational amplifier using cascoded current mirror. To obtain large output swing and low power consumption we suggest a fully differential operational amplifier. The circuit employs an output stage composed new current mirror and two amplifier stage. The proposed circuit is layout and circuit of capability is inspected through simulation program(SPICE3f).
장영수(Young-Su Jnag),윤석(Seok Yoon),남원석(Won-Suk Nam),이재광(Jae-Kwang Lee),노정욱(Chung-wook Roh),한상규(Sang-kyoo Han),홍성수(Sung-soo Hong),사공석진(Suk-chin Sakong),권기현(Gi-Hyun Kwon),김종선(Jong-Sun Kim) 전력전자학회 2006 전력전자학술대회 논문집 Vol.- No.-
현재 LCD 인버터의 경쟁력을 키우기 위해 인버터 하나로 다수의 램프를 병렬 구동하는 방식이 많이 사용되고 있다. 본 논문에서는 병렬 구동방식 중 Jin Balance와 02 Micro 방식에 대해 이론적으로 분석하고, 특히 각각의 램프 전류 편차를 일정하게 유지하기 위한 자화 인덕턴스 값의 설계에 대하여 설명하였다. 위의 결과를 이용하여 새로운 전류 평형 방식을 제안 하고 수학적으로 분석하였으며, 제안 방식의 정확성을 시뮬레이션을 통해 검증하였다.
이재광(Jae-Kwang Lee),이광일(Kwang-Il Lee),윤석(Seok Yoon),권기현(Gi-Hyun Kwon),노정욱(Chung-wook Roh),한상규(Sang-kyoo Han),홍성수(Sung-Soo Hong),사공석진(Suk-Chin Sakong),김종선(Jong-Sun Kim) 전력전자학회 2006 전력전자학술대회 논문집 Vol.- No.-
본 논문에서는 Liquid crystal display (LCD) Backlight module중에 Cold cathode fluorescent lamp (CCFL)를 포함한 인버터가 가지고 있는 기생 용량 측정 방법을 고안하였다. CCFL의 부성 저항 특성을 고려하여 램프의 정적 저항 성분을 일정하게 유지시키고 입력 전압 대 출력 전압의 비 중 최대 Gain을 갖는 주파수를 찾아내 기생 용량을 계산하는 Algorithm을 완성하였다. 시뮬레이션과 실험 결과를 통해 비교 검증함으로써 측정 방법의 유효성을 입증하였다.
200W급 외장형 Adapter를 위한 최적 Topology 에 관한 연구
김준형(Jun-Hyoung Kim),남원석(Won-Suk Nam),한상규(Sang-Kyoo Han),노정욱(Chung-Wook Roh),홍성수(Sung-Soo Hong),사공석진(Seok-Chin Sakong),김종선(Jong-Sun Kim),유병우(Byoung-Woo Ryu) 전력전자학회 2006 전력전자학술대회 논문집 Vol.- No.-
Adapter는 그 특성상 밀폐된 환경 및 대전류 구동으로 인하여 회로 소자의 발열이 매우 심각하며 이를 위해서는 주어진 사양에서 최고의 효율을 갖는 최적Topology의 선정이 중요하다. 따라서, 본 논문에서는 기존에 제안된 바 있는 몇 가지 회로에 대한 이론적 및 실험적 검증을 통해 200W 급 외장형 Adapter를 위한 최적 Topology를 제시하며 아울러 출력 정류 다이오드의 도통손실 및 발열을 개선하기 위해 동기정류기에 대하여 고찰한다.
역률 개선용 부스트 컨버터를 위한 새로운 무손실 스너버
김준형(Jun-Hyoung Kim),남원석(Won-Suk Nam),한상규(Sang-Kyoo Han),노정욱(Chung-wook Roh),홍성수(Sung-Soo Hong),사공석진(Seok-Chin Sakong),최흥균(Heung-Gyoon Choi),김종선(Jong-Soon Kim) 전력전자학회 2006 전력전자학술대회 논문집 Vol.- No.-
역률 개선을 위한 부스트 컨버터는 CCM (전류 연속 모드) 동작 시, 주 스위치에서 발생되는 스위칭 손실과 다이오드 역회복 특성에 따른 손실로 인해 저효율 및 회로발열, 신뢰성 저하 등의 문제점이 존재한다. 본 논문에서는 이러한 문제점 해결을 위해 새로운 무손실 스너버(Lossless Snubber)를 제안하고, 제안된 회로의 이론적 분석과 600W급 시작품 제작을 통한 실험적 결과를 제시한다.