http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
박채령(C R Park),전주식(C S Jhon) 한국정보과학회 1987 한국정보과학회 학술발표논문집 Vol.14 No.2
이 논문은 CMOS 심볼릭 레이아웃(symbolic layout)을 이에 대응하는 물리적 레이아웃(physical layout)으로 변환하는 시스템에 대한 설계와 구현 방법에 관하여 설명하고 또 변환 과정에서 보다 효율적인 레이아웃을 생성하기 위해 수반되는 최적화 과정도 설명한다.
김재범(J B Kim),전주식(C S Jhon) 한국정보과학회 1987 한국정보과학회 학술발표논문집 Vol.14 No.2
본 논문은 설계된 집적회로의 레이아웃을 플로터를 사용하여 출력하는 CIF Plotting 시스템의 설계 및 구현 방법과 기능에 대하여 설명하고 앞으로 개선될 사항들을 제시한다.
45˚ 도형 처리기능과 오브젝트 처리기능을 갖는 레이아웃 편집기의 설계 및 구현
정성태(S T Jung),전주식(C S Jhon) 한국정보과학회 1987 한국정보과학회 학술발표논문집 Vol.14 No.2
서울대학교 전자계산기공학과 VLSI & CAD 연구실에서 개발한 레이아웃 편집기를 개선하여 45° 도형 처리기능과 오브젝트를 처리기능을 갖는 새로운 레이아웃 편집기의 LES-Ⅱ를 개발하였다. 이 논문에서는 45° 도형의 편집 기능과 오브젝트 처리기능의 첨가에 따른 설계 및 구현 방법에 대하여 설명한다.
이상은(S.E. Lee),장성태(S.T. Jhang),전주식(C.S Jhon) 한국정보과학회 1996 정보과학회논문지 : 시스템 및 이론 Vol.23 No.2
버스를 기반으로한 공유 메모리 다중 프로세서 시스템은 공유 자원에 대한 접근 정도가 커서 이것이 성능 향상에 병목이 되고 있다. 이러한 단점을 보완하기 위해서 기존의 캐쉬 일관성 유지 프로토콜들은 버스와 메모리 요청을 줄이는 데에 주안점을 두고 있다. 본 논문에서는 메모리 모듈의 디렉토리 캐쉬에 각 메모리 블럭에 대한 상태 정보를 유지하는 새로운 공유 메모리 모듈 구조를 제안한다. 이 구조는 분리형 트랜잭션 버스를 기반으로한 다중 프로세서 환경하에서 메모리 접근 충돌과 메모리 접근 지연 시간을 줄여 시스템의 성능 향상에 기여한다. Shared memory multiprocessor system with shared bus causes the high degree of resource sharing, which is the bottleneck of performance improvement. To overcome this weakness, traditional cache coherence protocols pay special attention to the reducing of bus and memory request traffic. In this paper, we present a new memory module structure maintaining the status information for each memory block in its directory cache. This structure enhances performance by reducing the memory access contention and the memory response time under split transaction bus based multiprocessor environment.
개선된 MESI 쓰기 - 무효화 스누핑 캐쉬 일관성 프로토콜
장성태(S.T. Jhang),김명주(M.J. Kim),이재황(J.H. Lee),전주식(C.S. Jhon) 한국정보과학회 1994 정보과학회논문지 Vol.21 No.11
본 논문에서는 분리형 트랜잭션 버스를 기반으로한 다중 프로세서 환경 하에서 MESI 쓰기-무효화 스누핑 캐쉬 일관성 유지 프로토콜에서 발생하는 메모리 접근 충돌을 크게 줄이는 개선된 MESI 캐쉬 프로토콜인 I-MESI(Invalid-by-other, Modified, Exclusive, Shared, Invalid) 쓰기-무효화 스누핑 캐쉬 일관성 유지 프로토콜을 제시한다. 제시된 캐쉬 프로토콜에서 무효화 캐쉬 실패가 발생한 프로세서 모듈은 해당 블럭의 갱신된 복사본이 메모리 모듈 내에 저장되어 있는지 여부를 즉각 알 수 있으며, 갱신된 복사본이 메모리 모듈 내에 저장되어 있지 않을 경우에 그 프로세서 모듈은 그 블럭에 대한 (무효화를 내포한) 캐쉬-대-캐쉬 읽기 요청을 다른 프로세서 모듈들로만 전송하여 불필요한 메모리 접근 방지한다. In this paper, we present an enhanced MESI write-invalidate snooping cache coherence protocol called I-MESI(Invalid-by-other, Modified, Exclusive, Shared, Invalid) which reduces the memory access contention of MESI protocol significantly under the split transaction bus based multiprocessor environment. In our protocol, a processor module can recognize, when an invalidation miss for a block occurs in the processor module, whether or not an updated copy of the block exists in the corresponding memory module. In this case, if the processor module recognizes that an updated copy of the block does not exist in the memory module, it sends a cache-to-caches read (with invalidation) request for the block to other processor modules only, eliminating unnecessary memory access.