http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
이홍열(Hong-Yeal Lee),곽창수(Changsoo Kwak),엄만석(Manseok Uhm),염인복(In Bok Yom),신관호(Kwanho Shin),서학금(Hak Keum Seo) 제어로봇시스템학회 2012 제어로봇시스템학회 합동학술대회 논문집 Vol.2012 No.7
본 논문에서는 X 대역 위성 탑재용 입력멀티플렉서용 채널필터 설계 및 제작 결과에 대하여 언급하였다. 입력멀티플렉서는 콤라인 필터, 전력 분배기, 아이솔레이터 그리고 채널필터로 구성되었다. 채널필터는 협대역의 주파수 선택도를 높이기 위해서 8차 타원 응답형으로 설계를 하였으며, 채널 내에서 군지연의 변화를 최소화하기 위해서 채널필터 자체에 군지연 등화기능을 내장하여 설계하였다. 채널 필터의 무게와 부피를 줄이기 위해서 원통형 공동을 이용한 이중모드 공진기를 사용하였으며, 원통형 도파관의 TE111 모드의 수직과 수평 편파를 이용하였다. 채널필터의 구조는 비대칭 캐노니컬 구조로 설계를 하였고, 입출력 단자는 공동 내부에 프로브를 둔 SMA 커넥터를 사용하였다. 제작 검증 결과 설계 결과와 유사함을 확인하였다. 또한 소형화에 적합하도록 도파관 공진기 대신 콤라인 공진기를 사용할 경우에 대한 전치왜곡 8차 대칭 캐노니컬 구조 필터의 결합 계수를 제시하였다.
Ka 대역 광대역 다중 단자 증폭기를 위한 도파관 8×8 버틀러 매트릭스 설계
이홍열(Hong-Yeal Lee),엄만석(Manseok Uhm),염인복(Inbok Yom) 한국전자파학회 2012 한국전자파학회논문지 Vol.23 No.4
본 논문에서는 Ka 대역의 다중 단자 증폭기(Multi-port Amplifier: MPA)를 위한 도파관 8×8 버틀러 매트릭스(Butler Matrix: BM)를 설계하였다. 광대역 특성을 구현하기 위해서 버틀러 매트릭스를 구성하는 3 dB 결합기는 6개의 이항식 슬롯을 갖도록 설계하였다. 설계된 8×8 버틀러 매트릭스를 제작하여 측정한 결과, 3 GHz의 설계 대역폭 안에서 0.3 dB 이하의 전송 손실과 26 dB 이상의 입력 반사 손실 그리고 35 dB 이상의 격리도 특성을 얻을 수 있었다. Herein, we design a wideband 8×8 waveguide Butler matrix in order to use in a multi-port amplifiers(MPAs) at Ka-band. To achieve the broadband characteristic, we design a binomial 6-slot 3 dB directional coupler which is used to configure the 8×8 Butler matrix. The measured results of the fabricated 8×8 Butler matrix have low insertion loss of less than 0.3 dB, good return loss of over 26 dB and high isolation of over 35 dB within the design bandwidth of 3 GHz.
곽창수(Changsoo Kwak),이홍열(Hong-Yeal Lee),엄만석(Manseok Uhm),염인복(In Bok Yom),신관호(Kwanho Shin),서학금(Hak Keum Seo) 제어로봇시스템학회 2012 제어로봇시스템학회 합동학술대회 논문집 Vol.2012 No.7
본 논문에서는 X-대역 위성 통신용 출력멀티플렉서의 설계 및 시험 결과를 제시한다. X 대역에서 7개의 채널을 갖는 출력멀티플렉서로서, 7개의 이중모드 5차 필터들과 하나의 매니폴드로 구성된다. Full-wave 전자기 해석으로는 설계가 현실적으로 불가능하기 때문에 회로 모델을 최적화하는 방법으로 설계를 수행하였다. 최적화에 사용되는 변수가 98개나 되기 때문이 이 모든 변수를 한꺼번에 최적화 하지 않고 단계별로 최적화하는 방법을 사용하였다. 또한 일부 변수는 채널별로 그 값의 차이가 일정하기 때문에 선형화 하여 설계 시간을 단축하였다. 이와 같은 방법으로 2채널의 출력멀티플렉서와 7채널의 출력멀티플렉서를 설계하였고 전자는 제작 및 시험을 통해 그 성능을 검증하였다.