http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
테스트 스케줄링을 이용한 VLSI 회로의 스캔 테스터블 설계
이재선(Jea-Sun Lee),류근장(Keun-Jang Ryoo),손윤식(Yoon-Sik Son),강석주(Seok-Ju Kang),신재흥(Jea-Heung Sin),허용민(Yong-Min Hur),김윤홍(Yun-Hong Kim),임인칠(In-Chil Lim) 한국정보과학회 1993 한국정보과학회 학술발표논문집 Vol.20 No.1
본 논문에서는 직렬 스캔 설계방식의 테스트 시간과 테스트 핀의 오버헤드를 크게 줄일 수 있는 효율적인 테스터블 회로 설계 방식을 제안한다. 제안한 방식은 레지스터들의 배열을 스캔 레지스터 가중치에 기초하여 구성하고, 주어진 회로의 테스트 세션을 제안한 휴리스틱 알고리듬을 사용하여 제어 테스트 세션으로 재구성함으로써 전체 테스트 시간과 부가 하드웨어를 최소화한다. 멀티플렉서와 제어 신호를 사용하여 재구성된 세션을 수행하는 단일 스캔 경로(single scan path)를 형성함으로써, 기존의 방시고가는 달리 각 세션마다 스캔 데스트하는 경로를 다르게 구성한다. 따라서 전체 회로의 테스트 시간과 부가되는 테스트 하드웨어가 줄어든다.
Boundary - Scan 방식을 이용한 인쇄회로기판 테스트
김유인(Yoo In Kim),류근장(Keun Jang Ryoo),손윤식(Yoon Sik Shon),이재선(Jea Sun Lee),김윤홍(Yoon Hong Kim),임인철(In Chil Lim) 한국정보과학회 1992 한국정보과학회 학술발표논문집 Vol.19 No.2
Boundary-Scan 테스트 방식은 기존 테스트 방식으로 인쇄회로기판을 테스트할때 발생되는 장애요인을 해결한다. 본 논문에서는 Boundary-Scan 테스트 방식에서의 데이타 이동 경로를 테스트하여 부가된 경로에 대한 신뢰성을 보장하고 올바른 데이타를 전송 할 수 있게 한다. 또한 기판내 칩의 출력단 셀을 설계하여 신호연결선에서 발생된 단락고장으로 인하여 야기될 수 있는 인쇄회로기판 파손을 방지하고, 입력단 셀을 설계하여 신호연결선 테스트에 대한 결과 데이타를 효율적으로 분석하게 한다.