RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재

        전력증폭기 위상왜곡에 의한 밀리미터파 OFDM 시스템의 ACPR 해석

        노희정,Roh, Hee-Jung 한국조명전기설비학회 2004 조명·전기설비학회논문지 Vol.18 No.5

        본 논문은 밀리미터파 OFDM 무선 랜 시스템의 ACPR(Adjacent Channel Power Ratio)영향을 모델링을 통하여 분석하였다. 전력 증폭기, 시스템 시뮬레이션기술을 분석하기 위하여 AM-to-PM 모델링을 사용하였다. 전력 증폭기 ACPR은 OFDM 변조(modulation)를 이용하여 시뮬레이션하였다. 증폭기의 back-off 값은 요구되는 ACPR을 만족시키며, ACPR감소치는 모델링한 AM-to-PM의 왜곡과 측정한 AM-to-PM의 왜곡을 이용하여 예측이 가능하였다. Millimeterwave OFDM wireless LAN system has been modeled for ACPR analysis. With simple AM-to-PM modeling for power amplifier and system simulation technique, power amplifier ACPR is simulated for OFDM modulation, Also, amplifier back-off value satisfying the required ACPR and the ACPR degradation have been predicted with the measured and modeled AM-tn-PM distortion.

      • KCI등재

        2.4[GHz]/5.8[GHz] 이중대역 SPDT 스위치 설계

        노희정,Roh, Hee-Jung 한국조명전기설비학회 2008 조명·전기설비학회논문지 Vol.22 No.8

        Ths paper describes the Dual-band switch which was proposed new structure that could improved the specification of broadband and designed by the optimized structure through simulation. The Dual-band switch with 2.4[GHz]/5.8[GHz] that can apply to 802.11a/b/g system that is commercialized present was studied to get a new structure with higher power, high isolation. The transmitter of switch was designed to operate a parallel switching element with stack structure of two FET. The receiver designed to have asymmetry structure that insert series FET in addition to basic serial/parallel FET. SPDT(Single Pole Double Throw) Tx/Rx FET switch is a device that can do switching from a port of input to two port of output. The fabricated SPDT switch has the characteristic of insertion loss of a below -3[dB] form DC to 6[GHz] and the isolation of a below -30D[dB](Rx mode). 본 논문에서는 2.4[GHz]/5.8[GHz] 대역의 이중대역 스위치 설계에 대하여 논한다. 이 스위치는 TDD시스템에 적용 가능하며, 광대역 특성을 개선할 수 있는 새로운 구조를 제안하고 시뮬레이션을 통해 최적의 구조로 설계하였다. 2.4[GHz]/5.8[GHz] 이중대역 스위치는 현재 상용화되고 있는 802.11a/b/g 시스템에 응용할 수 있는 광대역, 고출력, 높은 격리도를 갖는 구조를 연구하였다. 스위치의 송신부는 2개의 FET를 스택 구조로 병렬 스위칭 소자로 동작하도록 설계하였다. 수신부는 기본적인 직/병렬 FET에 추가로 직렬 FET를 삽입한 비대칭 구조를 갖도록 수신부를 설계하였다. SPDT(Single Pole Double Throw) Tx/Rx FET 스위치는 하나의 입력에 2개의 출력으로 스위칭할 수 있는 장치이다. 이 제작된 스위치는 삽입손실 특성은 DC$\sim$6[GHz]까지 3[dB]보다 낮으며 수신경로의 격리도는 -30[dB]이하의 특성을 가지고 있다.

      • KCI등재
      • KCI등재

        2.4[㎓]/5.8[㎓] 이중대역 SPDT 스위치 설계

        노희정(Hee-Jung Roh) 한국조명·전기설비학회 2008 조명·전기설비학회논문지 Vol.22 No.8

        본 논문에서는 2.4[㎓]/5.8[㎓] 대역의 이중대역 스위치 설계에 대하여 논한다. 이 스위치는 TDD시스템에 적용 가능하며, 광대역 특성을 개선할 수 있는 새로운 구조를 제안하고 시뮬레이션을 통해 최적의 구조로 설계하였다. 2.4[㎓]/5.8[㎓] 이중대역 스위치는 현재 상용화되고 있는 802.11a/b/g 시스템에 응용할 수 있는 광대역, 고출력, 높은 격리도를 갖는 구조를 연구하였다. 스위치의 송신부는 2개의 FET를 스택 구조로 병렬 스위칭 소자로 동작하도록 설계하였다. 수신부는 기본적인 직/병렬 FET에 추가로 직렬 FET를 삽입한 비대칭 구조를 갖도록 수신부를 설계하였다. SPDT(Single Pole Double Throw) Tx/Rx FET 스위치는 하나의 입력에 2개의 출력으로 스위칭할 수 있는 장치이다. 이 제작된 스위치는 삽입손실 특성은 DC~6[㎓]까지 3[㏈]보다 낮으며 수신경로의 격리도는 -30[㏈]이하의 특성을 가지고 있다. This paper describes the Dual-band switch which was proposed new structure that could improved the specification of broadband and designed by the optimized structure through simulation. The Dual-band switch with 2.4[㎓]/5.8[㎓] that can apply to 802.11a/b/g system that is commercialized present was studied to get a new structure with higher power, high isolation. The transmitter of switch was designed to operate a parallel switching element with stack structure of two FET. The receiver designed to have asymmetry structure that insert series FET in addition to basic serial/parallel FET. SPDT(Single Pole Double Throw) Tx/Rx FET switch is a device that can do switching from a port of input to two port of output. The fabricated SPDT switch has the characteristic of insertion loss of a below -3[㏈] form DC to 6[㎓] and the isolation of a below -30[㏈](Rx mede)

      • KCI등재

        차동증폭기를 이용한 위상분상기(Phase Splitter) 설계

        노희정(Hee-Jung Roh),서춘원(Choon-Weon Seo) 한국조명·전기설비학회 2008 조명·전기설비학회논문지 Vol.22 No.6

        이 논문에서는 Chireix Outphasing power amplifier를 설계하는데 필수적인 위상분상기(phase splitter)를 설계하고자 한다. 분상기는 0[°]도 위상의 신호를 +90[°]와 -90[°] 위상을 갖는 신호로 분리한다. Chireix Outphasing power amplifier는 분상기에서 분리된 +90[°]와 -90[°] 위상을 갖는 신호를 각각 증폭한 후 다시 합하여 선형화된 최종 출력을 얻는다. 분상기는 Chireix Outphasing power amplifier를 설계할 때 가장 핵심적인 장치이다. 이 분상기는 입력된 신호의 위상을 정확하게 90[°] 위상차이를 갖도록 설계하기가 매우 어렵다. 따라서 이 논문에서 위상분상기(phase splitter)는 두 개의 위상을 180[°]((90[°]+α), -(90[°]+α))의 차이를 갖도록 시뮬레이션 툴을 이용하여 구현하고자 한다. This paper describes the simulation of a phase splitter for the design of Chireix Outphasing power amplifier. Phase splitter separate the input signal with 0[°] into the signal with +90[°] and -90[°] Chireix Outphasing power amplifier get a linearized output from the signal amplifying and combining the separated signal with the phase of +90[°] and -90[°] of the phase splitter. phase splitter is the core device when designing Chireix Outphasing power amplifier. It is very difficult to design phase splitter with the difference of 90[°]. This phase splitter is used to design the difference of 180[°]((0[°]+α), -(90[°]+α)) using simulation tool and a differential amplifier.

      • KCI등재

        고효율특성을 갖는 J급 증폭기 설계

        노희정(Hee-Jung Roh),이병선(Byung Sun Lee) 한국조명·전기설비학회 2012 조명·전기설비학회논문지 Vol.26 No.11

        In this paper designed J-class amplifier that have high efficiency using parasitic of pHEMT. Measured results of the designed J-class amplifier is maxmum output power of 31.5dBm and gain of 16.5dB, minimum output power of 29.8dBm. when input power 15dBm. Maxmum drain efficiency is 76.2% at 2.95GHz, maxmum drain efficiency is 61%. The J-class amplifier has average gain of 15.35dB and average efficiency of 35%.

      • KCI등재

        Notch필터를 이용한 주파수 삼체배기(tripler) 설계에 관한 연구

        노희정(Hee-Jung Roh),최학윤(Hak-Yun Choi) 한국조명·전기설비학회 2018 조명·전기설비학회논문지 Vol.32 No.1

        Frequency multiplier is a technique for generating a high-stability, low-noise signal source in microwave and millimeter-wave communication systems, and utilizes harmonic frequencies generated by non-linearity of active elements. Depending on the harmonic output frequency to be used, it is divided into Multiplier, Tripler, and Quadrupler. In this paper, we implemented the frequency Tripler using the pHEMT device with Wide bandwidth and high conversion gain. The tripler system was designed and fabricated to obtain a 7.2GHz output signal from a 2.4GHz input signal. Measurement result 2.4 / 7.2GHz frequency tripler operates with input power of 0dBm at 2.4GHz and output power 8dBm at 7.2GHz and conversion gain up to 8dB. The implemented 7GHz band Tripler can be applied to various systems such as defense network and sensor network.

      • KCI등재

        고효율 inverse E급주파수 체배기 설계

        노희정(Hee-Jung Roh),조정환(Jeong-Hwan Cho) 한국조명·전기설비학회 2011 조명·전기설비학회논문지 Vol.25 No.11

        This paper describes inverse E class frequency multiplier which is lower inductance and peak switching voltage than E class frequency multiplier. The frequency multiplier is designed to generate 5.8[GHz] frequency by doubling the input frequency 2.9[GHz]. The peak switching voltage of designed inverse E class frequency multiplier with 11[V] is lower 4[V] than that of E class frequency multiplier with 15[V]. The inverse E class frequency multiplier has a conversion gain 6[dB] at output power 21[dBm] and maximum 35[%] power efficiency.

      • KCI등재
      • KCI등재

        중전력 주파수 3체배기 설계 및 제작

        노희정(Hee Jung Roh),이병선(Byung Sun Lee) 大韓電子工學會 2010 電子工學會論文誌 IE (Industry electronics) Vol.47 No.3

        본 논문에서 P-HEMT를 이용한 100 ㎽급 중전력 주파수체배기를 제안한다. 3차 고조파 성분을 발생 시키는 비선형 장치를 이용하여 2.4㎓의 입력을 3체배 하여 7.2㎓ 주파수를 얻도록 설계하였다. 주파수 체배기는 로드풀 모의실험 방식을 이용하여 설게 하였고 기본파와 2차 고조파가 억압된 노치 필터를 사용 하였다. 15㏈m 입력에 약21㏈m의 출력을 얻도록 하였다 즉 6㏈의 변환 이득을 얻었고 기본파에서 20㏈c 2차 고조파에서 30㏈c의 고조파 억압을 하였다. In this paper, a frequency tripler has been designed with 100㎽ medium-power using P-HEMT. It is designed to obtain 7.2㎓ frequency at the output that is an integer multiple of 2.4㎓ input frequency by using nonlinear device that produces 3rd harmonic. The frequency tripler is designed by using load-pull simulation. To suppress the 2nd and fundamental, notch filter is used for the frequency tripler. The tripler is designed to obtain about 21㏈m output power with 15㏈m input, i.e., 6㏈ conversion gain and the suppression of 20㏈c at fundamental, and 30㏈c at the second harmonics.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼