http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
주파수 영역에서의 움직임 예측 및 보상과 다운 샘플링을 위한 하드웨어 아키텍처
홍현기(Hyeongi Hong),이주흥(Jooheung Lee) 한국산학기술학회 2014 한국산학기술학회 학술대회 Vol.- No.-
본 논문에서는 DCT 기반의 움직임 예측 및 보상과 다운 샘플링을 동시에 수행하는 알고리즘을 이용 하여 트랜스코딩과 같은 응용분야에서 실시간 연산 능력을 제공할 수 있는 VLSI 아키텍처를 제안한 다. 이전 연구에서 제안한 DCT 기반에서의 움직임 연산과 다운 샘플링 연산을 효과적으로 수행할 수 있는 재귀 방정식을 활용하여 하드웨어를 구현하였다. DCT 변환의 희소성을 이용하면 재귀 방정식을 수행할 때 0이 아닌 DCT 계수만 연산하게 됨으로 효과적으로 연산량을 줄일 수 있다. Non-zero DCT의 개수가 N일 경우 하나의 블록을 처리하는데 요구되는 클럭의 수는 N×4+66으로 압축률이 높 을수록 더욱 빠른 연산을 수행할 수 있다.