RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재

        Inductive Shunt 피드백을 이용한 고선형성 광대역 저잡음 증폭기

        정남휘(Nam Hwi Jeonng),조춘식(Choon Sik Cho) 한국전자파학회 2013 한국전자파학회논문지 Vol.24 No.11

        저 잡음 증폭기는 RF 수신단의 필수적인 요소이며, 다양한 무선시스템에서 사용하기 위하여 넓은 주파수 범위에서 동작하도록 요구된다. 전압 이득, 반사 손실, 잡음 지수, 선형성과 같은 중요한 성능지표들을 신중히 다루어서, 제안하는 LNA의 주요한 성능으로 역할을 하게끔 한다. Buffer 단에서 peaking 인덕터를 사용하며 전체적으로 cascade 구조로써 inductive shunt feedback을 LNA 입력 단에 성공적으로 적용하였다. 광대역 정합 주파수를 얻기 위한 설계식은 상대적으로 간단한 회로구성을 통해 도출된다. 입력 임피던스의 주파수 응답 분석을 위하여 pole과 zero를 광대역 응답을 실현하기 위한 특성으로 기술하였다. 입력 단에 게이트와 드레인 사이의 인덕터는 출력의 3차 고조파를 감소시킴으로 선형성을 크게 향상시킬 수 있다. 제안하는 회로를 0.18 ㎛의 CMOS 공정으로 제작하였고, Pad를 포함한 광대역 LNA의 칩 면적은 0.202 ㎟이다. 측정 결과는 1.5~13 ㎓에서 입력손실은 ?7 ㏈ 이하이고, 전압 이득은 8 ㏈ 이상이며, 잡음 지수는 6~9 ㏈ 정도이다. 그리고 IIP3는 8 ㎓에서 2.5 ㏈m이며, 1.8 V 전압에서 14 ㎃ 전류를 소모한다. Low noise amplifiers(LNAs) are an integral component of RF receivers and are frequently required to operate at wide frequency bands for various wireless systems. For wideband operation, important performance metrics such as voltage gain, return loss, noise figures and linearity have been carefully investigated and characterized for the proposed LNA. An inductive shunt feedback configuration is successfully employed in the input stage of the proposed LNA which incorporates cascaded networks with a peaking inductor in the buffer stage. Design equations for obtaining low and high input matching frequencies are easily derived, leading to a relatively simple method for circuit implementation. Careful theoretical analysis explains that poles and zeros are characterized and utilized for realizing the wideband response. Linearity is significantly improved because the inductor between gate and drain decreases the third-order harmonics at the output. Fabricated in 0.18 ㎛ CMOS process, the chip area of this LNA is 0.202 ㎟, including pads. Measurement results illustrate that input return loss shows less than ?7 ㏈, voltage gain greater than 8 ㏈, and a little high noise figure around 7~8 ㏈ over 1.5~13 ㎓. In addition, good linearity(IIP3) of 2.5 ㏈m is achieved at 8 ㎓ and 14 ㎃ of current is consumed from a 1.8 V supply.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼