RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
        • 등재정보
        • 학술지명
        • 주제분류
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재

        ADN Gate PDP의 DC 방전셀 방전특성 최적화

        염정덕,Ryeom, Jeong-Duk 한국조명전기설비학회 2004 조명·전기설비학회논문지 Vol.18 No.3

        본 연구에서는 새로 고안된 AND gate PDP의 AND gate를 구성하는 4개의 DC 방전셀에 대한 상호간의 영향을 방전특성 측면에서 규명하였다. 이 4개의 방전셀들의 방전개시 전압은 인접한 방전셀의 방전에서 발생하는 공간전하와 깊은 관련이 있다는 것을 알았다. 실험 결과 각 방전셀의 최적화된 방전 전압을 결정할 수 있었으며 PDP의 address 방전에 이용되는 floating 방전을 도와주는 priming 방전의 동작마진을 얻기가 어렵다는 것을 정석적으로 알 수 있었다. This research investigated the influence on the 4 cell of DC discharge on the side of the discharge characteristic. This DC discharge cells are that composes AND gate of AND gate PDP newly proposed. As for the discharge starting voltage of this discharge cell of 4 pieces, it has been understood that there is deeply a relation up to the space charge generated from the discharge of adjoining discharge cell through the experiment. The discharge voltages which had become each discharge cell optimizations from the experiment result were decided. Moreover, the width of the margin of two AND input voltages is wide and the AND function occurs clearly. However, it has been qualitatively understood that it is difficult enough to obtain the operation margin of the DC priming discharge used to address discharge of PDP.

      • KCI등재

        방전 논리게이트 플라즈마 디스플레이 패널의 논리게이트 방전특성

        염정덕,Ryeom, Jeong-Duk 한국조명전기설비학회 2005 조명·전기설비학회논문지 Vol.19 No.6

        본 연구는 새로 고안된 부정-논리곱 논리기능을 가지는 방전 논리 게이트 플라즈마 디스플레이 패널의 논리 게이트 방전특성을 해석한 것이다. 이 방전 논리 게이트는 방전 경로에 따른 전극사이의 전압을 제어하여 논리 출력을 유도한다. 실험결과 논리 게이트의 방전특성은 두 수직전극에 인가되는 전압들의 상호관계에 영향을 받는다는 것을 알았다. 그리고 대화면 PDP에의 적용 가능성을 검토하기 위하여 전극의 선저항에 의한 방전특성을 평가한 결과, 두 수직전극들의 선저항에 의한 전압강하가 논리 게이트의 방전에 미치는 영향은 미미한 것으로 추론되었다. 실험을 통해 방전 논리 게이트를 구성하는 각 전극들의 펄스전압과 전류제한저항의 최적 값들을 구하였으며 49[V]의 최대동작마진을 얻었다. In this research the discharge characteristics of logic gate of the discharge logic gate plasma display panel with the NOT-AND logic function newly designed was analyzed. As for this discharge logic gate a logical output is induced by controlling the voltage between the electrodes using the discharge path. From the experimental result the discharge characteristics of logic gate is influenced by the interrelation of the voltages appling two vertical electrodes. To in the application possibility to large screen PDP, the discharge characteristics by the line resistance of the electrode was evaluated In result it has been inferred that the influence which the drop of voltage by the line resistance of two vertical electrodes exerts on the discharge of the logic gate is minute. Through the experiment, the optimized values of the pulse voltages and the current limitation resistances of each electrode which composed the discharge logic gate were obtained and maximum operation margin of 49[V] was obtained.

      • KCI등재

        HDIV를 위한 PDP의 표시방전특성에 관한 연구

        염정덕,Ryeom, Jeong-Duk 한국조명전기설비학회 2005 조명·전기설비학회논문지 Vol.19 No.4

        This research concerns the ADS drive method of 3 electrodes AC PDP and is determined the minimum pulse width of the address and the sustain, which the steady sustain discharge without decreasing luminance can be obtained. From the experimental result, if the address pulse width became $1.5[{\mu}s]$ or more a effective address discharge with the operating margin of 35[V] was possible. And if the sustain pulses width became $2[{\mu}s]$ or more, a steady sustain discharge with the operation margin of 25[V] was possible. When this condition is applied to Full-HDTV class PDP with the in lines of horizontal scanning lines, 8 sub-fields and total 1420 sustain pulses can be used. 본 연구는 3 전극 교류구동형 PDP의 ADS구동방식에 관한 것으로 휘도의 저감이 없는 안정적인 표시방전이 가능한 최소의 어드레스와 표시방전 유지펄스의 폭을 도출하는 것이다. 실험결과로부터 어드레스 펄스폭이 $1.5[{\mu}s]$이 상만 되면 효과적인 어드레스 방전이 가능하였고 35[V] 어드레스 동작마진을 얻을 수 있었다. 또한, 표시방전 유지펄스의 폭이 $2[{\mu}s]$이상 되면 25[V]의 동작마진을 가지고 안정적인 표시방전의 유지가 가능하였다. 이 조건들을 수평 주사선수 1080라인의 Full-HDTV급 PDP에 적용할 경우 8개의 서브필드와 총 1420개의 표시방전 유지펄스를 사용할 수 있다.

      • KCI등재

        AND Gate PDP의 기체방전구조 개선

        염정덕,Ryeom, Jeong-Duk 한국조명전기설비학회 2004 조명·전기설비학회논문지 Vol.18 No.5

        본 연구는 기존에 제안한 방전 AND gate PDP의 문제점을 개선한 연구결과로서 AND gate를 구성하는 DC 방전의 극성을 반대로 설계하여 인접 주사전극에 대한 cross talk 문제를 개선하였다. 또한 기존의 AND gate의 동작이 공간전하에 의한 방전의 비선형성에 의존한 것과는 달리 본 연구에서 제안한 AND gate는 방전 회로에 따라 인가전압이 변화하는 것을 이용한 NOT 논리를 AND gate에 부가하여 동작이 한층 안정해 졌다. 실험 결과4개의 수평 주사전극에 대해 선택적인 어드레스 방전이 가능하였으며 각각 34V와 70V의 AND 방전 및 Data 방전의 동작마진을 얻을 수가 있었다. This research has improved the problem of discharge AND gate PDP proposed before. The polarity of the DC discharge which composes AND gate is reversely designed and the cross talk problem to the adjacent scanning electrode has been improved. The AND gate proposed before operated by using non-linearity of the discharge by the space charge. In this research, new discharge NOT logic in which it was used that an applied voltage changed with the discharge circuit was added to AND gate. AND gate came to operate more stably. A selective address was able to be discharged with four horizontal scanning electrodes from the experiment result. The operation margin of the AND gate discharge obtained 34V and of the address discharge obtained 70V.

      • KCI등재

        플라즈마 디스플레이 패널의 새로운 표시기간 중첩 프라이밍 방전 기술

        염정덕,Ryeom, Jeong-Duk 한국조명전기설비학회 2007 조명·전기설비학회논문지 Vol.21 No.8

        A novel priming discharge technique in which the ramp shaped priming pulse is superposed on the sustain period so that the entire plasma display panel (PDP) is discharged at the same time with a single drive circuit is proposed. From the experimental results, it is ascertained that the priming discharge is ignited only in a pixel in which sustain discharge does not occur and it has been understood that the priming pulse hardly influences the sustain discharge. Moreover, high-speed driving with address pulse widths of 0.7[${\mu}s$] was achieved and a wide address voltage margin of 40[V] was obtained by using the drive method applied the proposed priming discharge technique. In these results, full-HDTV PDP with 1080 horizontal scanning lines can be driven without decreasing the brightness and the possibility of the commercializing is also high because this technology is designed for using the commercialized driver IC. 램프(ramp) 파형의 프라이밍 펄스를 표시방전 유지기간에 중첩시켜 인가함으로써, 단일 구동회로를 사용하여 플라즈마 디스플레이 패널(PDP)의 전체를 동시에 방전시킬 수 있는 새로운 프라이밍(priming) 방전기술을 고안하였다. 실험결과로부터 표시방전이 없는 화소에만 프라이밍 방전이 일어남을 확인하였으며 표시방전은 프라이밍 펄스의 영향을 거의 받지 않는다는 것을 알았다. 또한 제안된 프라이밍 방전 기술을 적용한 구동방식을 사용하여 0.7 [${\mu}s$]의 어드레스 펄스폭을 가지는 고속 구동을 실현하였고 40[V]의 넓은 어드레스 전압 범위를 얻었다. 이 결과는 1080개의 수평주사선수를 가지는 full-HDTV PDP를 밝기의 감소 없이 구동할 수 있으며 이 기술은 상용의 구동IC를 사용할 수 있도록 설계되었으므로 상용화 가능성도 높다.

      • KCI등재

        플라즈마 디스플레이 패널의 표시방전에 미치는 공간전하의 영향에 관한 연구

        염정덕,Ryeom, Jeong-Duk 한국조명전기설비학회 2006 조명·전기설비학회논문지 Vol.20 No.7

        본 연구는 위치지정 중첩 화상표시 구동방식에서 표시방전 유지펄스의 휴지기간 폭에 대한 방전특성을 실험한 것이다. 실험결과, 표시방전은 벽전하 뿐만 아니라 공간전하의 영향도 강하게 받는다는 것을 알았다. 휴지기간 바로 다음에 나오는 첫 번째 표시방전은 휴지기간에 대한 의존도가 높으며 두 번째 표시방전은 의존도가 매우 낮았다. 첫 번째 표시방전이 다소 불충분해도 어느 정도이상 벽전하가 축적되기만 하면 두 번째 표시방전은 안정적으로 유도될 수 있으나 공간전하의 영향을 고려하면 휴지기간의 폭은 $30[{\mu}s}]$ 이내가 바람직하다. 또한 휴지기간의 폭이 $30[{\mu}s}]$까지는 약 12[V]의 균일한 표시방전 전압의 동작마진을 얻을 수 있었다. The discharge characteristics for the reset period of sustain pulses of display discharge in address overlapped display driving methode is studied. It has been understood that the display discharge is strongly influenced of not only the wall charge but also the space charge from the experiment result. The first display discharge which comes out exactly after the rest periods strongly depends on the width of the reset period and as for the second display discharge, the dependancy of it is very low. Even if the first display discharge is a little insufficient if the wall charge is accumulated enough, the second display discharge can be stably induced. However, considering the influence of the space charge, it is preferable within the width of $30[{\mu}s}]$ of the reset period. When the rest period is up to $30[{\mu}s}]$, the uniform voltage operation margin of the display discharge of about 12[V] was obtained.

      • KCI등재

        플라즈마 디스플레이 패널의 고속 구동을 위한 세폭 펄스 어드레스 방전특성

        염정덕,Ryeom, Jeong-Duk 한국조명전기설비학회 2007 조명·전기설비학회논문지 Vol.21 No.7

        본 연구는 1,080개의 주사선수를 가지는 full-HD PDP를 위한 새로운 고속구동방식에 관한 것으로 고속 어드레스에 의한 표시방전의 방전특성을 고찰하여 새로운 구동방식의 특성을 평가하였다. 이 구동방식에서 어드레스 펄스의 폭이 좁아지면 최초 표시방전의 상대적 방전강도와 방전지연시간은 그 영향을 받는다. 어드레스 펄스의 인가위치의 변화는 방전강도와 무관하나 방전지연시간에는 영향을 미친다. 그러나 어드레스 펄스의 인가위치가 [$6{\mu}s$]이내이고 펄스의 폭이 [$0.7{\mu}s$]이내라면, 어드레스 펄스의 인가위치나 폭에 무관하게 안정된 표시방전을 유도할 수 있다. 실험결과로부터 폭이 좁은 어드레스 펄스를 사용하는 고속구동기술은 축적되는 벽전하의 부족으로 인해 공간전하의 영향에 매우 민감하다는 것을 알았다. This study relates to a new high-speed drive method for the full-HD PDP with 1080 horizontal scanning lines. The characteristics of the new drive method is evaluated considering the characteristics of the display discharge by the high-speed addressing. In this drive method, if the width of the address pulse narrows, the relati0[V]e discharge strength and the discharge time lag of the first display discharge are received the influence of it. Though the change in the applied position of the address pulse is unrelated to the discharge strength, it influences at the discharge time lag. However, the stable display discharges can be induced regardless of the address pulse position and width if the address pulse position is within [$6{\mu}s$] and the width is up to [$0.7{\mu}s$]. From the experiments, it has been understood that the high-speed drive technique with the address pulse of narrow width is sensitively influenced by the space charge because of the insufficiency of wall charge.

      • KCI등재

        액정 디스플레이의 동화상 퍼짐 노이즈 특성 평가

        염정덕(Jeong-Duk Ryeom) 한국조명·전기설비학회 2009 조명·전기설비학회논문지 Vol.23 No.1

        LCD의 동화상 퍼짐(blur) 노이즈를 측정하고 그 특성을 평가하였다. 실험결과 퍼짐 노이즈는 시선이 동화상을 추적하면서 이동할 경우에 발생하며 시선이 고정되어있을 경우에는 발생하지 않았다. 그리고 화상 퍼짐에 의한 계조 감소는 선형적이며 속도 의존성이 있었다. 이 실험결과를 근거로 한 퍼짐 노이즈 시뮬레이터를 개발하고 퍼짐 노이즈를 시뮬레이션한 결과, 화상의 이동속도가 빠를수록 퍼짐 노이즈가 증가하였으며 이것은 측정결과와도 일치 하였다. 백라이트 점등비 제어에 의한 퍼짐 노이즈 특성을 시뮬레이션한 결과 점등비가 낮을수록 노이즈가 저감되나 백라이트의 점등 타이밍이 2개의 인접한 프레임에 걸쳐서 있으면 오히려 노이즈가 심해졌다. 또한 프레임을 120[㎐]로 배속시켜 구동하는 경우에는 기존의 두 화상 사이에 새로운 화상이 생김으로써 얻는 화상 이동속도의 감소가 퍼짐 노이즈를 저감시켰다. The moving picture blur noise of LCD is measured and the characteristics of it are evaluated. From the results, blur noise is generated only when the sight line moves while pursuing the moving image and blur noise is not generated when the sight line is fixed. In addition, decrease of gray level by the image blur has a linearity and velocity dependence. The blur noise simulator based on this experimental results is developed From the results of blur noise simulation, the faster the moving speed of image is, the more blur noise has increased and these agree with the results of measurement. In the result of simulating blur noise characteristics by the duty ratio control of backlight, noise is reduced by lowering of the duty ratio. but the blur noise increases if there is in the both of adjacent two frames. Moreover, the case of doubling the frame rate to 120[Hz], decreasing the moving speed of the image by making an new image between the adjacent two frames brings the reduction of blur noise.

      • KCI등재

        방전논리게이트 플라즈마 디스플레이 패널의 직류방전 지연특성

        염정덕(Jeong-Duk Ryeom),곽희로(Hee-Ro Kwak) 한국조명·전기설비학회 2007 조명·전기설비학회논문지 Vol.21 No.1

        본 연구에서는 새로 고안된 방전 논리 게이트 PDP의 논리 게이트 입력인 DC 방전특성에 대해 고찰하였다. 새로 고안된 방전 논리 게이트는 방전 경로에 따른 전극사이의 전위차를 제어하여 논리 출력을 유도한다. 실험결과 이DC 방전들의 안정성을 위해 프라이밍 방전을 인가한 경우가 인가하지 않은 경우에 비해 방전지연시간이 1/3로 단축되며 방전개시전압은 1/2로 감소하였다. 또한 이 프라이밍 방전에서 발생한 공간전하는 방전종료 후 30[㎲] 정도까지 영향을 미친다. 그리고 시간적, 공간적 거리변화에 따라 공간전하가 DC 방전에 미치는 영향을 측정한 결과, 주 방전에서부터 시간적으로 멀어지는 것보다 공간적으로 멀어지는 것이 주 방전의 영향에서 쉽게 벗어날 수 있음을 알았다. 그러므로 각 주사전극 마다 방전 논리 게이트들을 독립적으로 동작시킬 수 있다는 결론을 얻었다. In this research, the characteristics of the DC discharge that was the logical gate input of discharge logic gate PDP newly proposed was considered. The logical output is induced by controlling the potential difference of inter-electrode according to the discharge path in the discharge logic gate. From the experimental result, the discharge time lag was shortened to 1/3 and the voltage has decreased to 1/2 in the case to apply priming discharge for improving stability of these DC discharges compared with the case when it is not applied. Moreover, after the priming discharge ends, the space charge generated by this discharge influences it up to about 30[㎲]. And, as a measured result of the influence that the space charge exerts on the DC discharge with the change in time and spatial distance, it has been understood that there is a possibility that going away spatially can slip out the influence of the discharge easily as for going away from the discharge time-wise. Therefore the conclusion that the discharge logic gates of each scanning electrode can be operated independently is obtained.

      • KCI등재

        Analysis of Optical Transfer Function and Phase Error of the Modified Triangular Interferometer

        김수길,염정덕,Kim, Soo-Gil,Ryeom, Jeong-Duk The Korean Institute of IIIuminating and Electrica 2007 조명·전기설비학회논문지 Vol.21 No.1

        We synthesize and analyze the optical transfer function(OTF) of the modified triangular interferometer(MTI) using two-pupil synthesis method and we present the optimal MTI, which can obtain any bipolar function by combining a wave plate and a linear polarizer. Also, we analyze its potential phase error sources caused by polarization components.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼