RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      KCI등재

      주파수 변화 감지 회로를 포함하는 부궤환 루프를 가지는 저잡음 위상고정루프

      한글로보기

      https://www.riss.kr/link?id=A106746782

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      본 논문에서는 주파수 변화 감지 회로 (FVSC : frequency variation sensing circuit)를 포함하는 부궤환 루프를 가지는 저잡음 위상고정루프를 제안하였다. 위상 고정 상태에서 전압제어발진기의 출력주파수가 변화할 때 주파수 변화 감지 회로는 루프 필터의 커패시터의 전하량을 조절하여 제안한 위상고정루프의 위상잡음과 지터 특성을 개선할 수 있다. 위상고정루프의 출력 주파수가 증가하면 주파수 변화 감지 회로가 루프 필터 커패시터 전하를 감소시킨다. 이는 루프 필터 출력 전압을 하강하게 하여 위상고정루프 출력 주파수가 하강하게 된다. 추가된 부궤환 루프는 제안한 위상고정루프의 위상잡음 특성을 더욱 더 좋게 한다. 주파수 변화 감지 회로에 사용된 커패시터 크기는 영점을 결정하는 루프 필터 커패시터 크기와 비교하여도 아주 작은 크기이어서 칩 크기에 영향을 미치지 않는다. 제안된 저잡음 위상고정루프는 1.8V 0.18μm CMOS 공정을 이용하여 설계되었다. 시뮬레이션 결과는 273fs 지터와 1.5μs 위상고정시간을 보여주었다.
      번역하기

      본 논문에서는 주파수 변화 감지 회로 (FVSC : frequency variation sensing circuit)를 포함하는 부궤환 루프를 가지는 저잡음 위상고정루프를 제안하였다. 위상 고정 상태에서 전압제어발진기의 출력...

      본 논문에서는 주파수 변화 감지 회로 (FVSC : frequency variation sensing circuit)를 포함하는 부궤환 루프를 가지는 저잡음 위상고정루프를 제안하였다. 위상 고정 상태에서 전압제어발진기의 출력주파수가 변화할 때 주파수 변화 감지 회로는 루프 필터의 커패시터의 전하량을 조절하여 제안한 위상고정루프의 위상잡음과 지터 특성을 개선할 수 있다. 위상고정루프의 출력 주파수가 증가하면 주파수 변화 감지 회로가 루프 필터 커패시터 전하를 감소시킨다. 이는 루프 필터 출력 전압을 하강하게 하여 위상고정루프 출력 주파수가 하강하게 된다. 추가된 부궤환 루프는 제안한 위상고정루프의 위상잡음 특성을 더욱 더 좋게 한다. 주파수 변화 감지 회로에 사용된 커패시터 크기는 영점을 결정하는 루프 필터 커패시터 크기와 비교하여도 아주 작은 크기이어서 칩 크기에 영향을 미치지 않는다. 제안된 저잡음 위상고정루프는 1.8V 0.18μm CMOS 공정을 이용하여 설계되었다. 시뮬레이션 결과는 273fs 지터와 1.5μs 위상고정시간을 보여주었다.

      더보기

      다국어 초록 (Multilingual Abstract)

      A low phase noise phase locked loop (PLL) with negative feedback loop including frequency variation sensing circuit (FVSC) has been proposed. The FVSC senses the frequency variation of voltage controlled oscillator output signal and controls the volume of electric charge in loop filter capacitance. As the output frequency of the phase locked loop increases, the FVSC reduces the loop filter capacitor charge. This causes the loop filter output voltage to decrease, resulting in a phase locked loop output frequency decrease. The added negative feedback loop improves the phase noise characteristics of the proposed phase locked loop. The size of capacitance used in FVSC is much smaller than that of loop filter capacitance resulting in no effect in the size of the proposed PLL. The proposed low phase noise PLL with FVSC is designed with a supply voltage of 1.8V in a 0.18μm CMOS process. Simulation results show the jitter of 273fs and the locking time of 1.5μs.
      번역하기

      A low phase noise phase locked loop (PLL) with negative feedback loop including frequency variation sensing circuit (FVSC) has been proposed. The FVSC senses the frequency variation of voltage controlled oscillator output signal and controls the volum...

      A low phase noise phase locked loop (PLL) with negative feedback loop including frequency variation sensing circuit (FVSC) has been proposed. The FVSC senses the frequency variation of voltage controlled oscillator output signal and controls the volume of electric charge in loop filter capacitance. As the output frequency of the phase locked loop increases, the FVSC reduces the loop filter capacitor charge. This causes the loop filter output voltage to decrease, resulting in a phase locked loop output frequency decrease. The added negative feedback loop improves the phase noise characteristics of the proposed phase locked loop. The size of capacitance used in FVSC is much smaller than that of loop filter capacitance resulting in no effect in the size of the proposed PLL. The proposed low phase noise PLL with FVSC is designed with a supply voltage of 1.8V in a 0.18μm CMOS process. Simulation results show the jitter of 273fs and the locking time of 1.5μs.

      더보기

      목차 (Table of Contents)

      • 요약
      • Abstract
      • 1. 서론
      • 2. 제안한 위상고정루프 회로
      • 3. 시뮬레이션
      • 요약
      • Abstract
      • 1. 서론
      • 2. 제안한 위상고정루프 회로
      • 3. 시뮬레이션
      • 4. 결론
      • REFERENCES
      더보기

      참고문헌 (Reference)

      1 X. Gao, "A low-noise sub-sampling PLL in which divider noise is eliminated and PD/CP noise is not multiplied by N2" 44 (44): 3253-3263, 2009

      2 D. Kim, "A hybrid PLL using low-power GRO-TDC for reduced in-band phase noise" 66 (66): 232-236, 2019

      3 A. Musa, "A compact low-power and low-jitter dual loop injection locked PLL using all-digital PVT calibration" 49 (49): 50-60, 2014

      4 Sheng Ye, "A Multiple-Crystal Interface PLL with VCO Realignment to Reduce Phase Noise" 37 (37): 1795-1803, 2002

      5 Z. Yang, "A 25.4-to-29.5 GHz 10.2mW isolated subsampling PLL achieving –252.9dB jitter-power FoM and –63dBc reference spur" 270-271, 2019

      6 Z. Zhang, "A 2. 4-3. 5-GHz Wideband Subharmonically Injection-Locked PLL With Adaptive Injection Timing Alignment Technique" 25 (25): 929-941, 2017

      7 Z. Zhang, "A 0.65V 12-to-16GHz Sub-Sampling PLL with 56.5fs Integrated Jitter and –256.4dBm FoM" 488-489, 2019

      1 X. Gao, "A low-noise sub-sampling PLL in which divider noise is eliminated and PD/CP noise is not multiplied by N2" 44 (44): 3253-3263, 2009

      2 D. Kim, "A hybrid PLL using low-power GRO-TDC for reduced in-band phase noise" 66 (66): 232-236, 2019

      3 A. Musa, "A compact low-power and low-jitter dual loop injection locked PLL using all-digital PVT calibration" 49 (49): 50-60, 2014

      4 Sheng Ye, "A Multiple-Crystal Interface PLL with VCO Realignment to Reduce Phase Noise" 37 (37): 1795-1803, 2002

      5 Z. Yang, "A 25.4-to-29.5 GHz 10.2mW isolated subsampling PLL achieving –252.9dB jitter-power FoM and –63dBc reference spur" 270-271, 2019

      6 Z. Zhang, "A 2. 4-3. 5-GHz Wideband Subharmonically Injection-Locked PLL With Adaptive Injection Timing Alignment Technique" 25 (25): 929-941, 2017

      7 Z. Zhang, "A 0.65V 12-to-16GHz Sub-Sampling PLL with 56.5fs Integrated Jitter and –256.4dBm FoM" 488-489, 2019

      더보기

      동일학술지(권/호) 다른 논문

      동일학술지 더보기

      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      인용정보 인용지수 설명보기

      학술지 이력

      학술지 이력
      연월일 이력구분 이력상세 등재구분
      2026 평가예정 재인증평가 신청대상 (재인증)
      2020-01-01 평가 등재학술지 유지 (재인증) KCI등재
      2017-01-01 평가 등재학술지 선정 (계속평가) KCI등재
      2016-01-01 평가 등재후보학술지 유지 (계속평가) KCI등재후보
      2014-01-01 평가 등재후보학술지 선정 (신규평가) KCI등재후보
      더보기

      학술지 인용정보

      학술지 인용정보
      기준연도 WOS-KCI 통합IF(2년) KCIF(2년) KCIF(3년)
      2016 0.32 0.32 0
      KCIF(4년) KCIF(5년) 중심성지수(3년) 즉시성지수
      0 0 0 0.1
      더보기

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼