전원 무결성은 PCB의 구조적 공진이 노이즈와 직접적으로 관련이 되어있고, 구조 해석을 위하여 전자장 해석법을 이용하게 된다. 전원 무결성 과정은 PCB의 공진해석을 통해 공진 발생 위치 ...
http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
https://www.riss.kr/link?id=A107353524
2017
-
학술저널
587-590(4쪽)
0
상세조회0
다운로드국문 초록 (Abstract)
전원 무결성은 PCB의 구조적 공진이 노이즈와 직접적으로 관련이 되어있고, 구조 해석을 위하여 전자장 해석법을 이용하게 된다. 전원 무결성 과정은 PCB의 공진해석을 통해 공진 발생 위치 ...
전원 무결성은 PCB의 구조적 공진이 노이즈와 직접적으로 관련이 되어있고, 구조 해석을 위하여 전자장 해석법을 이용하게 된다. 전원 무결성 과정은 PCB의 공진해석을 통해 공진 발생 위치 및 주요선로의 임피던스 분석을 하고 Decoupling 캐패시터와 레이아웃 수정을 통해 목표한 임피던스 값보다 낮아지도록 수정과 해석을 반복하는 작업이다. 제안된 방법을 통하여 PCB 제작 이전에 전자파 성능을 예측하고 개선하여 설계비용을 절감하고 신뢰성을 향상 시킬 수 있을 것으로 판단된다.
MapReduce 환경에서 Snort 로그를 이용한 실시간 네트워크 공격패턴 분석 시스템
Hadoop에서 3D 프린팅용 G-code 생성 소프트웨어 개발1
Apache-Solr 를 이용한 KSCD 학술정보 통합관리 시스템고도화