RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      실시간 재구성 시스템에서 CPU와 FPGA 속도 변화에 따른 자원 활용도와 병렬성 비교 = Comparison Results in Resource Utilization and Parallelism with Respect to Processing Rate of CPU and FPGA on Real-Time Reconfiguration System

      한글로보기

      https://www.riss.kr/link?id=A107343763

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      재구성이 가능한 시스템에서 제한적인 하드웨어 자원을 활용하기 위해서는 실시간 재구성 방법이 요구되며, 시스템 설계 단계에서 개략적인 하드웨어 자원에 대한 정보가 요구된다. 본 논문은 실시간 재구성 시스템에서 CPU와 FPGA 속도 변화에 따른 시뮬레이션 종료 시간, CPU와 FPGA의 자원 활용도, 병렬성을 시뮬레이터를 이용하여 구하였다. 실험 결과 시뮬레이션 종료 시간은 CPU 속도에 영향을 받으며, CPU 활용도는 FPGA 속도에 따라 불규칙한 것을 알 수 있었다. 실험 결과를 이용하면 실제 원형 시스템을 제작하지 않아도 어플리케이션의 제약 조건을 만족하는 하드웨어 구성을 개략적으로 알 수 있는 방법을 제시할 수 있다.
      번역하기

      재구성이 가능한 시스템에서 제한적인 하드웨어 자원을 활용하기 위해서는 실시간 재구성 방법이 요구되며, 시스템 설계 단계에서 개략적인 하드웨어 자원에 대한 정보가 요구된다. 본 논...

      재구성이 가능한 시스템에서 제한적인 하드웨어 자원을 활용하기 위해서는 실시간 재구성 방법이 요구되며, 시스템 설계 단계에서 개략적인 하드웨어 자원에 대한 정보가 요구된다. 본 논문은 실시간 재구성 시스템에서 CPU와 FPGA 속도 변화에 따른 시뮬레이션 종료 시간, CPU와 FPGA의 자원 활용도, 병렬성을 시뮬레이터를 이용하여 구하였다. 실험 결과 시뮬레이션 종료 시간은 CPU 속도에 영향을 받으며, CPU 활용도는 FPGA 속도에 따라 불규칙한 것을 알 수 있었다. 실험 결과를 이용하면 실제 원형 시스템을 제작하지 않아도 어플리케이션의 제약 조건을 만족하는 하드웨어 구성을 개략적으로 알 수 있는 방법을 제시할 수 있다.

      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼