RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      KCI등재

      태양광 분산형 최대전력점 추적 제어를 위한 고전압 게이트 드라이버 설계

      한글로보기

      https://www.riss.kr/link?id=A100041238

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      본 논문에서는 태양광시스템의 분산형 최대 전력점 추적(DMPPT)을 제어하는 게이트 드라이버 회로를 설계하였다. 그림자가 생긴 모듈에서도 최대 전력점을 추적할 수 있는 분산형 방식(DMPPT) 방식을 구현 하였으며, 각각의 모듈 내부에 DC-DC 변환기를 구동하기 위한 고전압 게이트 구동회로를 설계하였다. 태양광 시스템의 내부는 12비트 ADC, PLL, 게이트 드라이버가 내장 되어 있다. 게이트 드라이버의 하이 사이트 레벨 쉬프터에 숏-펄스 발생기를 추가하여 전력소모와 소자가 받는 스트레스를 줄였다. BCDMOS 0.35um 공정을 사용하여 구현하였으며 최대 2A 전류를 감달 할 수 있고, 태양 광 전압 최대 50V까지 받을 수 있도록 설계하였다.
      번역하기

      본 논문에서는 태양광시스템의 분산형 최대 전력점 추적(DMPPT)을 제어하는 게이트 드라이버 회로를 설계하였다. 그림자가 생긴 모듈에서도 최대 전력점을 추적할 수 있는 분산형 방식(DMPPT) ...

      본 논문에서는 태양광시스템의 분산형 최대 전력점 추적(DMPPT)을 제어하는 게이트 드라이버 회로를 설계하였다. 그림자가 생긴 모듈에서도 최대 전력점을 추적할 수 있는 분산형 방식(DMPPT) 방식을 구현 하였으며, 각각의 모듈 내부에 DC-DC 변환기를 구동하기 위한 고전압 게이트 구동회로를 설계하였다. 태양광 시스템의 내부는 12비트 ADC, PLL, 게이트 드라이버가 내장 되어 있다. 게이트 드라이버의 하이 사이트 레벨 쉬프터에 숏-펄스 발생기를 추가하여 전력소모와 소자가 받는 스트레스를 줄였다. BCDMOS 0.35um 공정을 사용하여 구현하였으며 최대 2A 전류를 감달 할 수 있고, 태양 광 전압 최대 50V까지 받을 수 있도록 설계하였다.

      더보기

      다국어 초록 (Multilingual Abstract)

      This paper describes the design of gate driver circuits in distributed maximum power point tracking(DMPPT) controller for photovoltaic system. For the effective DMPPT control in the existence of shadowed modules, high voltage gate driver is applied to drive the DC-DC converter in each module. Some analog blocks such as 12-b ADC, PLL, and gate driver are integrated in the SoC for DMPPT. To reduce the power consumption and to avoid the high voltage damage, a short pulse generator is added in the high side level shifter. The circuit was implemented with BCDMOS 0.35um technology and can support the maximum current of 2A and the maximum voltage of 50V.
      번역하기

      This paper describes the design of gate driver circuits in distributed maximum power point tracking(DMPPT) controller for photovoltaic system. For the effective DMPPT control in the existence of shadowed modules, high voltage gate driver is applied to...

      This paper describes the design of gate driver circuits in distributed maximum power point tracking(DMPPT) controller for photovoltaic system. For the effective DMPPT control in the existence of shadowed modules, high voltage gate driver is applied to drive the DC-DC converter in each module. Some analog blocks such as 12-b ADC, PLL, and gate driver are integrated in the SoC for DMPPT. To reduce the power consumption and to avoid the high voltage damage, a short pulse generator is added in the high side level shifter. The circuit was implemented with BCDMOS 0.35um technology and can support the maximum current of 2A and the maximum voltage of 50V.

      더보기

      목차 (Table of Contents)

      • 요약
      • Abstract
      • 1. 서론
      • 2. 본론
      • 3. 구현 및 모의실험 결과
      • 요약
      • Abstract
      • 1. 서론
      • 2. 본론
      • 3. 구현 및 모의실험 결과
      • 4. 구현 및 레이아웃
      • 5. 결론
      • References
      더보기

      참고문헌 (Reference)

      1 Aldo Novelli., "New Generation of Half Bridge Gate Driver ICs for use with low power 3. 3V control applications" 4 : 2004

      2 Hironori, "Level shift circuit and switching regulator using the same"

      3 M. K. Kim., "An Analog circuit design in DMPPT control for Photovoltaic Systems" 15 (15): 15-18, 2014

      4 S. M. Sohn., "ASIC design of DMPPT control for Photovoltaic Systems" 2013

      5 "AN-6076, Design and Application Guide of Bootstrap Circuit for High Voltage Gate-Driver IC"

      6 "AN-3009, Standard Gate-Driver Optocouplers"

      7 C. A Ramos-Paja., "A Vectorial MPPT Algorithm for Distributed Photovoltaic Applications" 2010

      8 Hong-JaeShin, "A Novel PDP Driver IC Using Bootstrapping High-Voltage Output Circuits" 한국물리학회 41 (41): 562-566, 2002

      9 Arvind Rajput., "A Low to High Voltage Tolerant Level Shifter for Power Minimization" 2011

      10 임신일, "A 12-b Asynchronous SAR Type ADC for Bio Signal Detection" 대한전자공학회 13 (13): 108-113, 2013

      1 Aldo Novelli., "New Generation of Half Bridge Gate Driver ICs for use with low power 3. 3V control applications" 4 : 2004

      2 Hironori, "Level shift circuit and switching regulator using the same"

      3 M. K. Kim., "An Analog circuit design in DMPPT control for Photovoltaic Systems" 15 (15): 15-18, 2014

      4 S. M. Sohn., "ASIC design of DMPPT control for Photovoltaic Systems" 2013

      5 "AN-6076, Design and Application Guide of Bootstrap Circuit for High Voltage Gate-Driver IC"

      6 "AN-3009, Standard Gate-Driver Optocouplers"

      7 C. A Ramos-Paja., "A Vectorial MPPT Algorithm for Distributed Photovoltaic Applications" 2010

      8 Hong-JaeShin, "A Novel PDP Driver IC Using Bootstrapping High-Voltage Output Circuits" 한국물리학회 41 (41): 562-566, 2002

      9 Arvind Rajput., "A Low to High Voltage Tolerant Level Shifter for Power Minimization" 2011

      10 임신일, "A 12-b Asynchronous SAR Type ADC for Bio Signal Detection" 대한전자공학회 13 (13): 108-113, 2013

      더보기

      동일학술지(권/호) 다른 논문

      동일학술지 더보기

      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      인용정보 인용지수 설명보기

      학술지 이력

      학술지 이력
      연월일 이력구분 이력상세 등재구분
      2026 평가예정 재인증평가 신청대상 (재인증)
      2020-01-01 평가 등재학술지 유지 (재인증) KCI등재
      2017-01-01 평가 등재학술지 유지 (계속평가) KCI등재
      2013-01-01 평가 등재학술지 유지 (등재유지) KCI등재
      2010-01-01 평가 등재학술지 선정 (등재후보2차) KCI등재
      2009-01-01 평가 등재후보 1차 PASS (등재후보1차) KCI등재후보
      2008-01-01 평가 신청제한 (등재후보1차)
      2007-01-01 평가 등재후보학술지 유지 (등재후보1차) KCI등재후보
      2005-01-01 평가 등재후보학술지 선정 (신규평가) KCI등재후보
      더보기

      학술지 인용정보

      학술지 인용정보
      기준연도 WOS-KCI 통합IF(2년) KCIF(2년) KCIF(3년)
      2016 0.57 0.57 0.58
      KCIF(4년) KCIF(5년) 중심성지수(3년) 즉시성지수
      0.6 0.6 0.796 0.32
      더보기

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼