RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      저전력을 위한 다단계 캐쉬 예측기 = Multi - Level Cache Prediction For Low Power Consumption

      한글로보기

      https://www.riss.kr/link?id=A82313925

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      저전력 설계에 관한 프로세서 구조의 연구 중, CPU와 L1캐쉬 사이에 크기가 작은 L0 캐쉬를 사용하는 방법이 제시 된 바 있다. L0 캐쉬의 사용은 괄목할 말한 에너지 절약 효과를 거두었지만, 커다란 지연시간의 증가를 초래하였다. 따라서 L0 캐쉬는 필요에 따라서 선택적으로 사용이 되지 않으면 심각한 지연시간의 증가로 인하여 실제 시스템에 적용하기 어려운 면을 가지고 있다. 선택적인 제어를 위한 방법으로서 몇몇 연구에서 예측기를 이용하여 방법을 제시 하였으나, L0 캐쉬에 적합하지 않았다. 우리는 이 논문에서 새로운 가상적인 캐쉬 예측기를 제시하고 이에 대한 시뮬레이션 결과를 제시 하였다.
      번역하기

      저전력 설계에 관한 프로세서 구조의 연구 중, CPU와 L1캐쉬 사이에 크기가 작은 L0 캐쉬를 사용하는 방법이 제시 된 바 있다. L0 캐쉬의 사용은 괄목할 말한 에너지 절약 효과를 거두었지만, 커...

      저전력 설계에 관한 프로세서 구조의 연구 중, CPU와 L1캐쉬 사이에 크기가 작은 L0 캐쉬를 사용하는 방법이 제시 된 바 있다. L0 캐쉬의 사용은 괄목할 말한 에너지 절약 효과를 거두었지만, 커다란 지연시간의 증가를 초래하였다. 따라서 L0 캐쉬는 필요에 따라서 선택적으로 사용이 되지 않으면 심각한 지연시간의 증가로 인하여 실제 시스템에 적용하기 어려운 면을 가지고 있다. 선택적인 제어를 위한 방법으로서 몇몇 연구에서 예측기를 이용하여 방법을 제시 하였으나, L0 캐쉬에 적합하지 않았다. 우리는 이 논문에서 새로운 가상적인 캐쉬 예측기를 제시하고 이에 대한 시뮬레이션 결과를 제시 하였다.

      더보기

      목차 (Table of Contents)

      • 요약
      • 1. 서론
      • 2. 동기 및 접근 방법
      • 3. 관련연구 및 예측기의 구조
      • 4. 시뮬레이션
      • 요약
      • 1. 서론
      • 2. 동기 및 접근 방법
      • 3. 관련연구 및 예측기의 구조
      • 4. 시뮬레이션
      • 5. 결과
      • 6. 결론 및 전망
      • 참고 문헌
      더보기

      동일학술지(권/호) 다른 논문

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼