본 논문에서는 기존 폴딩 구조의 A/D 변환기(ADC)가 지닌 경계조건 비대칭 오차를 극복하기 위해 홀수개의 폴딩 블록을 사용한 1.2V 8b 800MSPS CMOS ADC를 제안한다. 제안하는 ADC는 저 전력소모를 위...
http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
https://www.riss.kr/link?id=A82387037
2010
Korean
569
KCI등재
학술저널
61-69(9쪽)
1
0
상세조회0
다운로드국문 초록 (Abstract)
본 논문에서는 기존 폴딩 구조의 A/D 변환기(ADC)가 지닌 경계조건 비대칭 오차를 극복하기 위해 홀수개의 폴딩 블록을 사용한 1.2V 8b 800MSPS CMOS ADC를 제안한다. 제안하는 ADC는 저 전력소모를 위...
본 논문에서는 기존 폴딩 구조의 A/D 변환기(ADC)가 지닌 경계조건 비대칭 오차를 극복하기 위해 홀수개의 폴딩 블록을 사용한 1.2V 8b 800MSPS CMOS ADC를 제안한다. 제안하는 ADC는 저 전력소모를 위해 폴딩 구조에 저항열 인터폴레이션 기법을 적용하고, 높은 folding rate(FR=9)를 극복하기 위해 cascaded 폴딩 구조를 채택하였다. 특히 폴딩 ADC의 주된 문제인 아날로그 신호의 선형성 왜곡과 offset 오차 감소를 위해 홀수개의 폴딩 블록을 사용하는 신호처리 기법을 제안하였다. 또한 스위치를 사용한 ROM 구조의 인코더를 채택하여 2<SUP>n</SUP> 주기를 가지지 않는 디지털 코드를 일반적인 바이너리 코드로 출력하였다. 제안하는 ADC는 0.13㎛ 1P6M CMOS 공정을 사용하여 설계되었으며, 유효면적은 870㎛×980㎛이다. 입력주파수 10㎒, 800㎒의 변환속도에서 150㎿의 낮은 전력소모 특성을 보이며 SNDR은 44.84㏈ (ENOB 7.15bit), SFDR은 52.17㏈의 측정결과를 확인하였다.
다국어 초록 (Multilingual Abstract)
In this paper, an 1.2V 8b 800MSPS A/D Converter(ADC) with an odd number of folding block to overcome the asymmetrical boundary-condition error is described. The architecture of the proposed ADC is based on a cascaded folding architecture using resisti...
In this paper, an 1.2V 8b 800MSPS A/D Converter(ADC) with an odd number of folding block to overcome the asymmetrical boundary-condition error is described. The architecture of the proposed ADC is based on a cascaded folding architecture using resistive interpolation technique for low power consumption and high input frequency. The ADC employs a novel odd folding block to improve the distortion of signal linearity and to reduce the offset errors. In the digital block, furthermore, we use a ROM encoder to convert a none-2<SUP>n</SUP>-period code into the binary code. The chip has been fabricated with an 0.13㎛ 1P6M CMOS technology. The effective chip area is 870㎛×980㎛. SNDR is 44.84㏈ (ENOB 7.15bit) and SFDR is 52.17dBc, when the input frequency is 10㎒ at sampling frequency of 800㎒.
목차 (Table of Contents)
참고문헌 (Reference)
1 Kenichi Ohhata, "Design of a 770-MHz, 70-mW, 8-bit Subranging ADC Using Reference Voltage Precharging Architecture" 44 (44): 2881-2890, 2009
2 Klaas Bult, "Analog Broadband Communication Circuits in Pure Digital Deep Sub-Micron CMOS"
3 Govert Geelen, "An 8b 600MS/s 200mW CMOS folding A/D Converter Using an Amplifier Preset Technique"
4 Michael Choi, "A 6b 1.3Gsample/s A/D Converter in 0.35-um CMOS" 36 (36): 1847-1858, 2001
5 Zheng-Yu Wang, "A 600MSPS 8-bit Folding ADC in 0.18um CMOS"
6 Ivan Bogue, "A 57dB SFDR Digitally Calibrated 500MS/s folding ADC in 0.18μm digital CMOS"
7 Hairong Yu, "A 1V 1.25GS/S 8-Bit Self-Calibrated Flash ADC in 90-nm Digital CMOS" 55 (55): 668-672, 2008
8 Robert C.Taft, "A 1.8-V 1.6-GSample/s 8-b Self-Calibrating folding ADC With 7.26 ENOB at Nyquist Frequency" 39 (39): 2107-2115, 2004
9 Xicheng Jiang, "A 1-GHz Signal Bandwidth 6-bit CMOS ADC With Power- Efficient Averaging" 40 (40): 532-535, 2005
10 Kiyoshi Makigawa, "7bit 800Msps 120mW folding and Interpolation ADC Using a Mixed-Averaging Scheme"
1 Kenichi Ohhata, "Design of a 770-MHz, 70-mW, 8-bit Subranging ADC Using Reference Voltage Precharging Architecture" 44 (44): 2881-2890, 2009
2 Klaas Bult, "Analog Broadband Communication Circuits in Pure Digital Deep Sub-Micron CMOS"
3 Govert Geelen, "An 8b 600MS/s 200mW CMOS folding A/D Converter Using an Amplifier Preset Technique"
4 Michael Choi, "A 6b 1.3Gsample/s A/D Converter in 0.35-um CMOS" 36 (36): 1847-1858, 2001
5 Zheng-Yu Wang, "A 600MSPS 8-bit Folding ADC in 0.18um CMOS"
6 Ivan Bogue, "A 57dB SFDR Digitally Calibrated 500MS/s folding ADC in 0.18μm digital CMOS"
7 Hairong Yu, "A 1V 1.25GS/S 8-Bit Self-Calibrated Flash ADC in 90-nm Digital CMOS" 55 (55): 668-672, 2008
8 Robert C.Taft, "A 1.8-V 1.6-GSample/s 8-b Self-Calibrating folding ADC With 7.26 ENOB at Nyquist Frequency" 39 (39): 2107-2115, 2004
9 Xicheng Jiang, "A 1-GHz Signal Bandwidth 6-bit CMOS ADC With Power- Efficient Averaging" 40 (40): 532-535, 2005
10 Kiyoshi Makigawa, "7bit 800Msps 120mW folding and Interpolation ADC Using a Mixed-Averaging Scheme"
11 나유삼, "3.3V 8-bit 200MSPS CMOS Folding/Interpolation ADC의 설계" 38 (38): 198-204, 2001
12 정승휘, "1.8V 8-bit 500MSPS Cascaded-Folding Cascaded-Interpolation CMOS A/D 변환기의 설계" 대한전자공학회 43 (43): 1-10, 2006
13 손찬, "1.8V 12-bit 10MSPS Folding/Interpolation CMOS Analog-to-Digital Converter의 설계" 대한전자공학회 45 (45): 13-20, 2008
모바일 멀티코어 시스템을 위한 동적 전력관리 프레임워크
광섬유 격자와 포토닉 밴드갭 광섬유를 이용한 아세틸렌가스 검출
경로 메트릭 데이터의 효율적인 관리를 통한 고성능 비터비 디코더 회로 설계
학술지 이력
연월일 | 이력구분 | 이력상세 | 등재구분 |
---|---|---|---|
2014-01-21 | 학회명변경 | 영문명 : The Institute Of Electronics Engineers Of Korea -> The Institute of Electronics and Information Engineers | |
2012-09-01 | 평가 | 학술지 통합(등재유지) | |
2011-01-01 | 평가 | 등재학술지 유지(등재유지) | ![]() |
2009-01-01 | 평가 | 등재학술지 유지(등재유지) | ![]() |
2007-10-04 | 학술지명변경 | 한글명 : 전자공학회논문지 - SD</br>외국어명 : SemiconductorandDevices | ![]() |
2007-01-01 | 평가 | 등재학술지 유지(등재유지) | ![]() |
2005-01-01 | 평가 | 등재학술지 유지(등재유지) | ![]() |
2002-07-01 | 평가 | 등재학술지 선정(등재후보2차) | ![]() |
2000-01-01 | 평가 | 등재후보학술지 선정(신규평가) | ![]() |