RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      OFDM 방식의 고속 무선 LAN 시스템을 위한 64-point FFT 프로세서 설계 = Design of the 64-point FFT Processor for High Speed Wireless LAN Systern of OFDM Method

      한글로보기

      https://www.riss.kr/link?id=A19707370

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      본 논문에서는 고속 무선 LAN 시스템에서 사용되고 있는 64 포인트의 FFT 프로세서를 SIC(Single Instruction Computer) 구조를 이용해서 설계하였다. 설계에 적용된 SIC 구조는 2개의 버터플라이 연산자만으로도 64 포인트의 FFT 프로세서를 설계할 수 있으므로 고속 무선 LAN 시스템과 같이 저전력을 필요로 하는 특수목적의 시스템 구현에서는 파이프 라인 구조를 이용하는 방식보다는 SIC 구조가 효율적인 구조임을 알 수 있었다. 또한 표준안에서 제시하고 있는 고속의 처리속도를 만족시키기 위해서 64 포인트를 처리하는 버터플라이 구조를 각각 32 포인트씩 병렬로 처리하도록 구성하여 처리속도를 만족할 수 있게 설계하였다.
      번역하기

      본 논문에서는 고속 무선 LAN 시스템에서 사용되고 있는 64 포인트의 FFT 프로세서를 SIC(Single Instruction Computer) 구조를 이용해서 설계하였다. 설계에 적용된 SIC 구조는 2개의 버터플라이 연산자...

      본 논문에서는 고속 무선 LAN 시스템에서 사용되고 있는 64 포인트의 FFT 프로세서를 SIC(Single Instruction Computer) 구조를 이용해서 설계하였다. 설계에 적용된 SIC 구조는 2개의 버터플라이 연산자만으로도 64 포인트의 FFT 프로세서를 설계할 수 있으므로 고속 무선 LAN 시스템과 같이 저전력을 필요로 하는 특수목적의 시스템 구현에서는 파이프 라인 구조를 이용하는 방식보다는 SIC 구조가 효율적인 구조임을 알 수 있었다. 또한 표준안에서 제시하고 있는 고속의 처리속도를 만족시키기 위해서 64 포인트를 처리하는 버터플라이 구조를 각각 32 포인트씩 병렬로 처리하도록 구성하여 처리속도를 만족할 수 있게 설계하였다.

      더보기

      동일학술지(권/호) 다른 논문

      동일학술지 더보기

      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼