RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      시뮬레이션 분석을 통한 배치 공정의 Lot sizing 결정 방식 비교

      한글로보기

      https://www.riss.kr/link?id=A60277358

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      본 연구에서는 반도체/LCD 패널 생산라인의 생산성을 결정하는 주요 공정인 배치 공정(Batch Processor)에서 실시간으로 배치 사이즈 (Batch Size)를 결정하는 문제를 다룬다. 우선 배치 공정에서 배치 사이즈를 실시간으로 결정하는 기존의 전략들을 조사 연구하고 그 특징 및 방식을 비교 분석한다. 공정 과정에서 영향을 미치는 여러 환경적 요인을 고려하여 각 배치 전략들의 결과를 비교 분석하기 위하여 시뮬레이션 모델을 구축하고, 시뮬레이션 실험을 통하여 각 환경에 적합한 배치 전략 선택 방안에 대하여 논한다.
      번역하기

      본 연구에서는 반도체/LCD 패널 생산라인의 생산성을 결정하는 주요 공정인 배치 공정(Batch Processor)에서 실시간으로 배치 사이즈 (Batch Size)를 결정하는 문제를 다룬다. 우선 배치 공정에서 배...

      본 연구에서는 반도체/LCD 패널 생산라인의 생산성을 결정하는 주요 공정인 배치 공정(Batch Processor)에서 실시간으로 배치 사이즈 (Batch Size)를 결정하는 문제를 다룬다. 우선 배치 공정에서 배치 사이즈를 실시간으로 결정하는 기존의 전략들을 조사 연구하고 그 특징 및 방식을 비교 분석한다. 공정 과정에서 영향을 미치는 여러 환경적 요인을 고려하여 각 배치 전략들의 결과를 비교 분석하기 위하여 시뮬레이션 모델을 구축하고, 시뮬레이션 실험을 통하여 각 환경에 적합한 배치 전략 선택 방안에 대하여 논한다.

      더보기

      목차 (Table of Contents)

      • 초록
      • 1. 서론
      • 2. 기존연구
      • 3. 실험 분석
      • 4. 결론 및 향후 연구
      • 초록
      • 1. 서론
      • 2. 기존연구
      • 3. 실험 분석
      • 4. 결론 및 향후 연구
      • 참고문헌
      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼