RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      KCI우수등재

      병렬처리 시스템에서 프로세서 간 통신 메카니즘이 전체 성능에 미치는 영향 = Effects of the Interprocessor Communication Mechanism on System Performance in a Parallel Processor System

      한글로보기

      https://www.riss.kr/link?id=A82292150

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      본 논문에서는 병렬처리 시스템의 성능에 영향을 주는 중요 요소들 중 프로세서간의 통신 메카니즘이 미치는 영향에 관하여 연구하였다. 이 연구를 위하여 MIMD 구조를 갖는 병렬 컴퓨터 아...

      본 논문에서는 병렬처리 시스템의 성능에 영향을 주는 중요 요소들 중 프로세서간의 통신 메카니즘이 미치는 영향에 관하여 연구하였다. 이 연구를 위하여 MIMD 구조를 갖는 병렬 컴퓨터 아키텍취가 설계되었으며, 이 아키텍취의 성능을 분석하기 위한 시뮤레이터를 개발하였고, 시뮤레이터를 이용하여 여러 조건하에서의 시스템의 성능을 측정하였다. 실험 결과에 따르면 프로세서간의 통신 메카니즘이 전체 시스템의 성능에 미치는 영향이 매우 큰 것으로 나타났다.

      더보기

      다국어 초록 (Multilingual Abstract)

      Among several factors affecting system performance of multiple instruction stream-multiple data stream (MIMD) parallel processor systems, the effect of the interprocessor communication mechanism is investigated. For the study an architecture and high-...

      Among several factors affecting system performance of multiple instruction stream-multiple data stream (MIMD) parallel processor systems, the effect of the interprocessor communication mechanism is investigated. For the study an architecture and high-level implementation of an MIMD parallel processor system is specified, a simulator is developed to support evaluation of systems based on the architecture, and experiments are conducted with the simulator to evaluate system performance. The experimental results demonstrate that the speed of the IPC mechanism has a significant effect on system performance.

      더보기

      목차 (Table of Contents)

      • 요약
      • ABSTRACT
      • 1. INTRODUCTION
      • 2. A/V-bus system architecture
      • 3. Simulator Development
      • 요약
      • ABSTRACT
      • 1. INTRODUCTION
      • 2. A/V-bus system architecture
      • 3. Simulator Development
      • 4. Simulation and Analysis
      • 5. Conclusions
      • REFERENCES
      • 저자소개
      더보기

      동일학술지(권/호) 다른 논문

      동일학술지 더보기

      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼