http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
유통채널 대상 영업사원의 영업역량에 관한 연구: 화장품 유통채널 영업을 중심으로
박성모,최용주,엄재근 한국경영교육학회 2018 경영교육연구 Vol.33 No.1
[Purpose] The main purpose of this study is to report an empirical research regarding how the existing sales competency model is applicable to sales competencies of specific sales type. [Methodology] This study adopted KSV (Knowledge, Skills and Values) model which is already positioned as one of the most significant theories of sales competencies, and applied it to sales competencies of cosmetics salespersons targeting distribution channels unlike B2B and B2C sales. The subject of this study is total 85 salespersons belonged to sales team of a cosmetics manufacturer. The method of questionnaire was used, and respondents were asked to answer questionnaire on a five-point scale ranging from “Strongly agree” to “Strongly disagree”. SPSS version 23 statistical package and Structural Equation Model(AMOS 23.0) were utilized. [Findings] According to analysis results, among 3 kinds of sales competency factors, knowledge and skills did not have an affirmative influence on sales competencies. [Implications] The fact that knowledge and skills among sales competencies may not make a meaningful effect on sales competencies means that the existing sales competency model may not be uniformly applicable to all sales types, and the requisites for sales competencies may be differentiated depending on sale types. [연구목적] 본 연구의 주된 목적은 기존 영업이론이 특정 영업형태의 영업역량에 어떻게적용되는지를 밝히는 것이다. 즉, 기존 영업역량 이론의 하나인 KSV 모델이 유통채널 영업사원의 영업역량에 어떠한 영향을 미치는가를 사례를 통해 실증하는 것이다. [연구방법] 이를 위해 지식(Knowledge), 기술(Skills) 및 가치(Values)와 영업역량, 영업성과를 요인으로 하여 4개의 가설을 설정하고, 유통채널을 대상으로 영업하는 영업사원을대상으로 설문조사를 실시하였다. 설문대상자는 5점 척도로 설문에 답변하였다. 설문지통계 처리를 위해서는 SPSS Version 23 통계패키지 및 구조방정식 모형(AMOS 23)을사용하였다. [연구결과] 선행연구에서 적용한 영업역량 이론인 KSV 모델을 유통채널을 대상으로 영업활동을 하는 화장품업체 영업사원의 영업역량에 적용하여 분석한 결과, 지식과 기술이영업역량에 긍정적인 영향을 미치지 못하는 것으로 나타났다. [연구의 시사점] 기존의 동일한 영업역량 모델도 영업형태에 따라 영업역량에 미치는 형태가 다르다는 것을 실증적으로 보여주는 것이다.
다중 프로세서 칩을 위한 시스템 제어 장치의 구조설계 및 FPGA 구현
박성모,정갑천 대한전자공학회 1997 電子工學會論文誌, C Vol.c34 No.12
This paper describes the design and FPGA implementation of a system control unit within a multiprocessor chip which can be used as a node processor ina massively parallel processing (MPP) caches, memory management units, a bus unit and a system control unit. Major functions of the system control unit are locking/unlocking of the shared variables of protected access, synchronization of instruction execution among four integer untis, control of interrupts, generation control of processor's status, etc. The system control unit was modeled in very high level using verilog HDL. Then, it was simulated and verified in an environment where trap handler and external interrupt controller were added. Functional blocks of the system control unit were changed into RTL(register transfer level) model and synthesized using xilinx FPGA cell library in synopsys tool. The synthesized system control unit was implemented by Xilinx FPGA chip (XC4025EPG299) after timing verification.