http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
Boundary 스캔 구조를 이용한 효율적인 지연테스트기법 설계
이인학(In-Hak Lee),손윤식(Yun-Sik Son),류근장(Kuen-Jang Ryoo),신재홍(Jae-Hueng Shin),허용민(Yong-Min Hur),이재민(Jae-Min Lee),정준모(Jun-Mo Jung),임인철(In-Chil Lim) 한국정보과학회 1993 한국정보과학회 학술발표논문집 Vol.20 No.2
본 논문에서는 지연고장 테스트를 위한 효율적인 Boundary 스캔 셀을 설계하고 테스트 패턴 인가 시간을 줄임으로써 전체 테스트 시간을 줄이도록 한다. 제안된 방식은 지연 고장 테스트시 필요한 초기화 패턴과 테스트 패턴을 저장하기 위한 레지스터를 설계하고 동시에 두 개의 테스트패턴을 인가시킴으로써 테스트 인가 시간을 줄인다. 즉, 초기화 패턴은 TDI 입력 단자를 통해 이동시키고 두번째 테스트 패턴은 TMS 단자를 통해 설계된 Boundary 스캔 셀로 인가시킨다. 그리고 테스트 이동 상태를 종료시키기 위하여 테스트 입력시 2 비트만을 추가로 입력하여 입력셀의 끝단에 도달하였을 때 TMS 모드를 바꿀 수 있도록 한다. 따라서 지연 고장 테스트 인가 시간을 약 50% 감소 시킬 수 있다.
Boundary - Scan 방식을 이용한 인쇄회로기판 테스트
김유인(Yoo In Kim),류근장(Keun Jang Ryoo),손윤식(Yoon Sik Shon),이재선(Jea Sun Lee),김윤홍(Yoon Hong Kim),임인철(In Chil Lim) 한국정보과학회 1992 한국정보과학회 학술발표논문집 Vol.19 No.2
Boundary-Scan 테스트 방식은 기존 테스트 방식으로 인쇄회로기판을 테스트할때 발생되는 장애요인을 해결한다. 본 논문에서는 Boundary-Scan 테스트 방식에서의 데이타 이동 경로를 테스트하여 부가된 경로에 대한 신뢰성을 보장하고 올바른 데이타를 전송 할 수 있게 한다. 또한 기판내 칩의 출력단 셀을 설계하여 신호연결선에서 발생된 단락고장으로 인하여 야기될 수 있는 인쇄회로기판 파손을 방지하고, 입력단 셀을 설계하여 신호연결선 테스트에 대한 결과 데이타를 효율적으로 분석하게 한다.
정재조(Jae-Jo Jung),이일주(Il-Ju Lee),한정우(Jung-Woo Han),김문덕(Mun-Deok Kim),최재선(Jae-Seon Choi),김성엽(Seong-Yeop Kim),이봉규(Bong-Kyu Lee),이철원(Chul-Won Lee),임인철(In-Chil Lim) 한국정보과학회 1994 한국정보과학회 학술발표논문집 Vol.21 No.2A
본 논문에서는 일반적인 음성합성기술에서 음성합성방식에 대한 종류 및 기능과 그에 대한 특성, 음성 부호와 방식중 PCM방식에 대한 과정 성능, 합성음 제작 방법중 용도별 분류 및 화자의 선택과 편집 방법 및 분석 테이프 제작 방법, 음성합성의 응용 및 기대효과에 관하여 제시한다. 그리고 다수의 이용자에게 일정한 내용을 동시에 많은 이용자에 정보검색 서비스의 자동안내 가능한 합성음 장치 및 자동안내 서비스에 관련된 하드웨어 및 소프트웨어에 관하여 제시 한다. 성능분석으로서 정보검색 서비스의 자동안내를 실시한 경우에 동일한 시설과 검색원으로 자동안내시간 7초 단축으로 10만~170만 이용자에 대해 21~36 평균처리건수 증가에 대해 처리 효과를 얻을 수 있고 이용자수는 21만~40만 이용자의 증가에 대해 처리 효과를 얻을 수 있다. 합성음장치 채널수는 2회 안내방송을 하고 7초의 안내시간을 실시하면 검색자 수의 약 70% 만 채널수 수용으로 검색원이 자동안내 요구시 합성음 안내 성공의 확률이 1(100%)이 되어 모든 검색원이 합성음 요구에 성공하게 되어 더 이상의 채널 증가는 이용자에 영향을 주지 못함을 확인할 수 있다.
기계번역 효율 향상을 위한 한국어 구문분석의 테이블 파싱 알고리듬
임희경(Hee-Kyung Lim),김영우(Young_Oo Kim),임철빈(Cheol-Bin Lim),정상수(Sang-Soo Cheong),최영희(Young-Hee Choi),정영순(Young-Sun Jung),이승우(Seung-Woo Lee),고대경(Dai-Kyung Go),임인철(In-Chil Lim) 한국정보과학회 1994 한국정보과학회 학술발표논문집 Vol.21 No.1
본 논문은 기계번역의 효율을 향상시키기 위해서 한국어 구문분석을 위한 새로운 테이블 파싱 알고리듬 및 기계 번역 처리 과정에 있어서 시제와 서법을 고려치 않고 번역하므로써 발생하는 오류를 해결하기 위한 활용어 어미 테이블을 구성하여 시제와 서법처리의 효율적인 알고리듬을 제안한다. 입력된 문장은 형태소 분석부를 거쳐 출력된 각 리스트의 속성값이 두개의 큐와 스택에 저장되며, 문법규칙 테이블을 이용하여 규칙에 맞는 패턴으로 파싱한다. 본 논문에서 제안하는 알고리듬은 문장분류의 정확성을 높이고 문장성분테이블과 각 어미테이블에 의미정보를 두어 구문구조 규칙만으로 해결 할 수 없었던 다의성 및 애매성을 해결한다.
최성업(Sung-Up Choi),임상현(Sang-Hyun Lim),이상운(Sang-Un Lee),김형식(Hyung-Sik Kim),김재석(Jae-Suck Kim),한준탁(Jun-Tak Han),유재성(Jae-Sung Ryu),장익성(Jang Yik Sung),이기희(Gi-Hee Lee),임인철(In-Chil Lim) 한국정보과학회 1993 한국정보과학회 학술발표논문집 Vol.20 No.2
본 논문은 하다마드 변환을 이용한 이차원 이산 여현 변환을 위한 새로운 비트 레벨 시스톨릭 에레이를 제안한다. 이산 여현 변환 알고리듬은 데이타 압축, 이미지 부호화와 필터링에 효율적인 알고리듬이다. 따라서 이를 VLSI화 하기 위하여 방대한 계산량의 처리가 가능한 시스톨릭 어레이가 연구 진행되고 있다. 특히 비트 레벨 시스톨릭 어레이는 PE가 3-4개 정도의 논리소자로 구성되어 있어 계산 시간이 작다는 장점을 가지고 있고 비트패러럴한 방식으로 처리되므로 높은 출력 생성 주기를 갖는다. 제안한 구조는 4*4의 이차원 고속 이산 여현 변환을 시스톨릭 어레이로 설계하고 N*N(N=2ⁿ)크기에 대해 4*4의 구조로 부터 확장가능성을 보여준다. 또한 고속 알고리듬에서 문제가 되는 입력의 변형을 처리하기 위한 전처리부를 설계하여 입출력 매핑을 위한 구조를 보여 준다. 또한 이차원 고속 이산 여현 변환에 사용되는 하다마드단에 제어신호를 주기 위하여 KVGA*(Kernel Value Generating Array)를 구성하였다.
Matrix를 이용한 마이크로코드의 국소적 최적화 알고리즘
최기호(Ki Ho Choi),이정옥(Jeong Ok Lee),이상정(Sang Jeong Lee),임인철(In Chil Lim) 한국정보과학회 1986 정보과학회논문지 Vol.13 No.3
본 논문은 MOP's(microoperations)의병렬 수행성을 고려하여, MOP's를 MI's(microinstructions)로 변환시키는 국소적 최적화 알고리즘을 제안한다. 본 알고리즘은 각 MOP's간의 데이터 종속관계 및 resource conflict 관계를 나타내는 matrix를 이용함으로써, DDG(data dependency graph)를 이용하는 종래의 방법보다 알고리즘 수행시간이 빠르며, 최적화된 마이크로코드(compacted microcode)를 생성한다. This paper presents an efficient local compaction algorithm which translates MOP's(microoperations) into MI's (microinstructions), considering parallelism of MOP's. The algorithm is executed by using matrices which represent data dependent relations and resource conflicts between MOP's. Therefore the algorithm can be executed faster than the conventional algorithms using DDG(data dependency graph).
신재흥(Jae-Heung Shin),김장원(Jang-Won Kim),이인학(In-Hak Lee),손윤식(Yoon-Sik Son),류근장(Keun-Jang Ryoo),허용민(Yong-Min Hur),김윤홍(Yun-Hong Kim),이광보(Kwang-Bo Lee),임인철(In-Chil Lim) 한국정보과학회 1993 한국정보과학회 학술발표논문집 Vol.20 No.2
본 논문에서는 고속으로 동작하는 BiCMOS회로를 이용한 전가산기를 설계한다. 설계되는 회로는 전가산기의 논리 부분은 CMOS로 구성하고 출력단은 바이폴라 트랜지스터 드라이버와 풀 스윙 동작을 위한 MOS 트랜지스터로 구성된다. BiCMOS 회로는 출력단의 바이폴라 트랜지스터의 동작특성으로 인하여 풀 스윙을 하지 못하고 CMOS회로는 공급전압이 감소하면 지연시간이 급격히 증가하므로 본 논문에서는 출력단에 부가된 트랜지스터를 이용하여 저 전압에서도 고속 풀 스윙 동작을 하고 외부 파라미터의 변화에도 안정적으로 동작하도록 설계한다. 설계되는 BiCMOS회로를 이용한 전가산기가 기존의 CMOS를 이용한 전가산기보다 저 전압에서도 안정적으로 동작하는 것을 Spice회로 시뮬레이션을 통해 입중한다.
최영희(Younghee Choi),정민화(Minhwa Jung),정영순(Youngsuen Jung),정상수(Sangsoo Jeong),유광석(Kwangseok Ryoo),서창덕(Changduck Suh),임인철(In-Chil Lim) 한국정보과학회 1996 한국정보과학회 학술발표논문집 Vol.23 No.1A
자동색인(Automatic Indexing)의 색인어 추출 방법으로는 어휘 사전을 이용한 방법과 조사의 배열순위 정보를 이용한 방법이 주로 사용된다. 전자의 경우 어휘 사전의 구축과 신조어와 같은 미등록어의 처리에 어려움이 있으며, 후자의 경우는 불용어 사전의 구축이라는 불편함이 있다. 본 논문에서는 전자의 미등록어 처리에도 적용 가능하도록, 조사의 배열순위 정보를 확장하여 전 품사에 대한 배열순위 정보를 구성, 어휘 사전이 없을 경우에도 형태소 분석을 수행하여 명사를 자동으로 추출하도록 하는 방안을 제시한다.
멀티 프로세서 시스템상의 계층적 캐시 메모리의 성능평가
김용국(Yong Kook Kim),허용민(Yong Min Hur),박홍준(Hong Jun Park),김영우(Young Oo Kim),박동규(Dong Gyu Park),윤용호(Young Ho Yun),임인철(In Chil Lim) 한국정보과학회 1992 한국정보과학회 학술발표논문집 Vol.19 No.2
본 논문에서는 packet-switched 버스를 사용한 멀티 프로세서 시스템상의 2-레벨 캐시 메모리 및 캐시 코히어런스 프로토콜의 성능을 평가하는 위한 트레이스 구등(trace-driven) 시뷸레이터를 개발한다. 시뮬레이터에 입력으로 사용되는 트레이스는 해석적으로 생성했으며, 이것을 이용하여 밀결합 멀티 프로세서 시스템상에서 캐시 메모리의 크기 및 플레이스먼트(placement) 기법에 따른 2-레벨 캐시 메모리의 성능을 비교 평가한다.