http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
IEEE 802.11n 무선 LAN 시스템의 시간 동기화 하드웨어 구조
조종민(Jongmin Cho),김진상(Jinsang Kim),조원경(Won-Kyung Cho) 한국통신학회 2008 韓國通信學會論文誌 Vol.33 No.11A
본 논문에서는 MIMO-OFDM 기반의 차세대 무선 LAN(Local Area Network) 시스템, IEEE 802.11n 드래프트 표준의 시간 동기화 구조의 알고리즘과 하드웨어 구조를 제안한다. 제안된 시간 동기화 구조는 일반적인 대략추정과 상세추정 과정으로 이루어져 있고 자기 상관기를 이용하여 구현하였고, 대략추정에서는 자기상관함수의 최대치에서 발생하는 평탄면 문제를 해결하기 위해 슬라이딩 윈도우를 사용하였고, 상세추정을 위해서는 긴 훈련 심볼(L-LTS)의 공액복소수 대칭특성을 이용하여 연산구조를 단순화하였다. 또한, 제안된 구조에서는 기존의 시간 동기에서 필요한 상호상관이 쓰이지 않았기 때문에 곱셈 연산량이 감소되며 하드웨어 복잡도를 감소시키기 위해서 복소수 곱셈기를 부호비트만으로 양자화하여 사용하였다. 시뮬레이션 결과에 따라, 제안된 시간 동기화 구조는 기존의 알고리즘보다 시간 동기화 실패 확률이 감소함을 확인하였고, 추후 IEEE 802.11n 표준의 주파수 동기 구조와 쉽게 결합될 수 있다는 장점이 있다. In this paper, we propose a timing synchronization scheme and its hardware architecture of the next generation IEEE 802.11n wireless LAN standard which is based on MIMO-OFDM technique. Proposed timing synchronization method takes two steps which consist of two modified auto-correlators. For coarse timing synchronization, a sliding window differentiator is used after a conventional auto-correlation in order to avoid plateau problem. The conjugate symmetry property of L-LTS is utilized for the simplification of fine timing synchronization. Since cross-correlation based methods are not required, the computational complexity and the number of multipliers can be reduced. In order to reduce the hardware complexity, we have used sign multipliers. Based on simulation results, the proposed method outperforms a conventional method. The proposed scheme can be applied to IEEE 802.11n systems and can easily be expanded to frequency synchronization scheme.
조종민(Jongmin Jo),이우종(Wujong Lee),이일용(Ilyong Lee),맹창엽(Changyeop Maeng),김동섭(Dongsub Kim),조성수(Seongsoo Cho) 대한전기학회 2021 전기학회논문지 Vol.70 No.3
This paper studies and proposes some algorithm for voltage regulation of distributed energy resource in distribution system from a electric power corporate point of view. In a recent situation, as the level of connection of distributed energy resource to the distribution system increases, the voltage excess problem is frequently occurring. Therefore, electric power corporate need a way to solve the voltage excess problem. In this paper, KEPCO propose a voltage regulation control algorithm for the photovoltaic inverter that can improve the renewable capacity of the low-voltage system. This paper examines a method to improve the capacity of renewable energy of the power system, where it increases the power generation utilization rate of renewable power owners comparing and evaluating the voltage regulation effect of the extra-high-voltage and low-voltage systems by controlling the reactive power of the solar inverter. In particular, a voltage regulation control algorithm of the solar inverter was proposed in order to improve the voltage control effect of the low voltage system, and the effect was evaluated and analyzed in the low voltage system model.
종합병원과 중$\cdot$소병원 방사선과의 PACS system 비교와 발생하는 문제점에 대한 고찰
김현,조종민,황상수,Kim Hyun,Cho Jongmin,Hwang Sangsu 대한방사선사협회 2001 대한방사선사협회지 Vol.27 No.2
Ⅰ. Purpose : The development of new imaging techniques and the increasing proportion of medical imaging modalities that generate images in digital form has naturally lead to the development of digital image management systems. Many people would agree that
2 레벨 탐색을 이용한 스피어 디코딩 알고리즘과 VLSI 구현
현트롱안(Tronganh Huynh),조종민(Jongmin Cho),김진상(Jinsang Kim),조원경(Won-Kyung Cho) 대한전자공학회 2008 電子工學會論文誌-SD (Semiconductor and devices) Vol.45 No.6
본 논문에서는 새로운 2레벨 탐색 스피어 디코딩 알고리즘과 그 하드웨어 구조를 제안한다. 제안된 알고리즘은 심볼검출 시에 성능향상에 영향을 줄 수 있는 유용한 후보군이 이전 단계에서 버려지는 것을 피하기 위해서, 2 레벨 트리탐색을 동시에 수행한다. 시뮬레이션 결과, 제안된 알고리즘이 BER 측면에서 기존의 알고리즘보다 성능이 우수함을 확인할 수 있었다. 제안된 하드웨어 구조는 낮은 복잡도와 고정된 throughput을 갖는 구조로써 BPSK, QPSK, 16-QAM, 64-QAM의 변조방식을 지원한다. 하드웨어 측면에서 큰 복잡도를 갖는 정렬 블럭은 다른 블럭과 하드웨어를 공유함으로써 면적을 감소시켰고, 제안된 하드웨어 구조는 기존의 구조들과 비교했을 때 면적이 감소되고 성능이 향상됨을 확인하였다. In this paper, a novel 2-level-search sphere decoding algorithm for multiple-input multiple-output (MIMO) detection and its VLSI implementation are presented. The proposed algorithm extends the search space by concurrently performing symbol detection on 2 level of the tree search. Therefore, the possibility of discarding good candidates can be avoided. Simulation results demonstrate the good performance of the proposed algorithm in terms of bit-error-rate (BER). From the proposed algorithm, an efficient very large scale integration (VLSI) architecture which incorporates low-complexity and fixed throughput features is proposed. The proposed architecture supports many modulation techniques such as BPSK, QPSK, 16-QAM and 64-QAM. The sorting block, which occupies a large portion of hardware utilization, is shared for different operating modes to reduce the area. The proposed hardware implementation results show the improvement in terms of area and BER performance compared with existing architectures.
현트롱안(Tronganh Huynh),조종민(Jongmin Cho),김진상(Jinsang Kim),조원경(Won-Kyung Cho) 한국통신학회 2008 韓國通信學會論文誌 Vol.33 No.12A
스피어 디코딩은 MIMO 심볼검출 기법 중 가장 유망한 기법 중 하나로 알려져 있다. 본 논문에서는 새로운 2 레벨 탐색 스피어 디코딩 알고리즘을 제안한다. 제안된 알고리즘은 심볼검출 시에 성능향상에 영향을 줄 수 있는 유용한 후보군이 이전 단계에서 버려지는 것을 피하기 위해서, 2 레벨 트리탐색을 동시에 수행한다. 시뮬레이션 결과, 제안된 알고리즘이 BER 측면에서 기존의 알고리즘보다 성능이 우수함을 확인하였다. Sphere decoding is considered as one of the most promising methods for multiple-input multiple-output (MIMO) detection. This paper proposes a novel 2-level-search sphere decoding algorithm. In the proposed algorithm, symbol detection is concurrently performed on two levels of the tree search, which helps avoid discarding good candidates at early stages. Simulation results demonstrate the good performance of the proposed algorithm in terms of bit-error-rate (BER).