RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
          펼치기
        • 등재정보
        • 학술지명
          펼치기
        • 주제분류
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재

        IoT 기능을 보유한 냉동·냉장 제품의 신뢰성 확보를 위한 시험항목 프레임워크 설계에 관한 연구

        조경록 ( Cho Kyoung Rok ),이정재 ( Lee Jung Jae ),이은서 ( Lee Eun-ser ) 한국정보처리학회 2021 정보처리학회논문지. 소프트웨어 및 데이터 공학 Vol.10 No.6

        최근에 시판 되고 있는 냉동·냉장 가전제품은 사물인터넷(IoT) 기능이 추가된 제품이 출시되고 있으나, IoT 기능에 대한 시험은 거의 없는 실정이다. 특히 기존의 시험체제에서는 IoT 기반의 냉동·냉장 가전제품에 대해 IoT 시험항목이 마련되어 있지 않아 제품을 제조하는 업체의 경우에는 결함이 발생하더라도 원인을 쉽게 찾기가 어려우며, 시험기관의 경우에도 IoT와 관련한 시험항목 선정 및 방법의 부재로 올바른 성능시험 수행에 제약이 있다. 본 논문에서는 가전기기 분야의 제품 중 IoT 기능이 포함된 냉동·냉장 제품의 성능시험 프로세스에서 제품 결함을 찾아내고 그 원인을 식별할 수 있는 시험항목 프레임워크를 설계하고, 이를 이용한 시험방법 및 관리방안을 제안한다. 제안하는 연구를 통해 제조사 및 시험기관은 IoT 기반의 냉동·냉장 제품의 올바른 성능시험이 가능하여, 제품의 완성도를 높이고 신뢰성을 확보할 수 있다. Recently, frozen and refrigerated appliances on the market are being released with additional IoT functions, but there are few tests on IoT functions. In particular, the existing test system does not have IoT test items for IoT-based frozen and refrigerated appliances, making it difficult for companies to find the cause even if defects occur, and test institutions are also restricted from selecting IoT-related test items and conducting correct performance tests. In this paper, we design a test item framework that can identify product defects and identify causes in the performance test process of frozen and refrigerated products with IoT functions among products in the home appliance field, and propose test methods and management measures using them. Through the proposed research, manufacturers and testing institutions can test the correct performance of IoT-based frozen and refrigerated products, thereby enhancing the completeness and securing reliability of the products.

      • 광대역의 동작 범위(Dynamic Range)를 갖는 CMOS 이미지 센서 설계

        양성현,조경록,Yang, Sung-Hyun,Cho, Kyoung-Rok 대한전자공학회 2001 電子工學會論文誌-SC (System and control) Vol.38 No.3

        본 논문에서는 CMOS 이미지 센서의 동작 범위(Dynamic Range; DR)를 높이기 위해서, multiple sampling 방법과 조건적 reset 기능을 갖는 새로운 픽셀 회로를 제안한다. 제안된 구조는 한 번의 integration 시간 내에서 픽셀의 출력이 일정한 간격으로 여러 번 sampling되고 sampling된 각 신호는 기준 전압과 비교되며 이 결과에 따라 해당 픽셀을 rest 할지의 여부가 결정된다. 제안된 방법을 사용하면 이미지 센서의 최대 DR은 축적 기간 동안의 총 sampling 회수인 N 배로 증가될 수 있다. 테스트 칩은 0.65-${\mu}m$ CMOS 공정(2-P, 2-M)으로 제작되었으며 이에 대한 측정결과로 본 논문의 알고리듬이 DR의 증가에 효과적임을 확인하였다. In this paper, we proposed a new pixel circuit of the CMOS image sensor for high dynamic range operation, which is based on a multiple sampling scheme and a conditional reset circuit. To expand the pixel dynamic range, the output is multiple-sampled in the integration time. In each sampling, the pixel output is compared with a reference voltage, and the result of comparison may activate the conditional reset circuit. The times of conditional reset, N, during the integration will contribute to the increase of the dynamic range by the times of N. The test chip was fabricated with 0.65-${\mu}m$ CMOS technology (2-P, 2-M).

      • RICS-based DSP의 효율적인 임베디드 메모리 인터페이스

        김유진,조경록,김성식,정의석,Kim, You-Jin,Cho, Kyoung-Rok,Kim, Sung-Sik,Cheong, Eui-Seok 대한전자공학회 1999 電子工學會論文誌, C Vol.c36 No.9

        본 논문에서는 GMS30C2132마이크로프로세서에 DSP연산을 위하여 128K bytes EPROM과 4K bytes SRAM을 내장하고, 이 과정에서 내/외부 메모리 인터페이스 부분이 프로세서와 1싸이클 엑세스가 이루어지도록 버스 제어 인터페이스 구조를 설계하였다. 내장된 128Kbytes EPROM은 메모리 구조 및 데이터 정렬에 따른 동작을 위해 새로운 데이터 확장 인터페이스 구조와 테스트를 위한 인터페이스 구조를 제안하였으며, 내장된 4K bytes SRAM은 프로세서와 인터페이스를 할 때 DSP 고속 연산에 활용하기 위해 메모리 스택으로써의 이용과 명령어 캐쉬와의 인터페이스, 가변 데이타 크기 제어, 모듈로 4Kb의 어드레싱이 가능한 구조를 채택하여 설계하였다. 본 논문의 새로운 구조 적용으로 내장EPROM, SRAM에서 평균 메모리 엑세스 속도가 종전의 40ns에서 20ns로 감소하였고, 가변 데이타 버스 인터페이스 제어로 프로그램 처리 속도가 2배로 개선되었다. In this paper, we designed an embedded processor with 128Kbytes EPROM and 4Kbytes SRAM based on GMS30C2132 which RISC processor with DSP functions. And a new architecture of bus sharing to control the embedded memory and external memory unit i proposed aiming at one-cycle access between memories and CPU. For embedded 128Kbytes EPROM, we designed the new expansion interface for data size at data ordering with memory organization and the efficient interface for test. The embedded SRAM supports an extended stack area high speed DSP operation, instruction cache and variable data-length control which is accessed with 4K modulo addressing schemes. The proposed new architecture and circuits reduced the memory access cycle time from 40ns and improved operation speed 2-times for program benchmark test. The chip is occupied $108.68mm^2$ using $0.6{\mu}m$ CMOS technology.

      • Single Transistor Pipeline 구조를 갖는 Phase Accumulator 설계

        최은주,조경록 ( Eun Ju Choi,Kyoung Rok Cho ) 충북대학교 산업과학기술연구소 1996 산업과학기술연구 논문집 Vol.10 No.1

        Abstract_Roman Frequency synthesizer skill is phase locked loop and direct digital frequency synthesis. Direct digital frequency synthesizer is more efficient. High frequency synthesis require high speed of phase accumulator. This paper have pipeline str

      • KCI등재

        IEEE 802.11a PHY의 반송과 주파수 옵셋 보정을 위한 $tan^{-1}$ 회로 설계

        김수영,임춘식,조경록,Kim, Su-Young,Lim, Choon-Sik,Cho, Kyoung-Rok 한국통신학회 2003 韓國通信學會論文誌 Vol.28 No.4A

        본 논문에서는 IEEE 802.11a 무선 OFDM 시스템의 반송파 주파수 옵셋 추정에 필요한 $tan^{-1}$ 회로를 구현하였다. 제안된 회로는 위상의 간격이 0.0491 rad 이내로 반송파 주파수 옵셋을 추정할 수 있으며, 나눗셈기, $tan^{-1}$ ROM, 위상 결정기로 구성되어 있다. FPGA를 이용하여 구현한 회로는 AWGN 5dB에서 ${\pm}625KHz$의 범위를 추정할 수 있으며 IEEE 802.11a 무선 랜 규격에 적합하다. In this paper, an $tan^{-1}$ circuit for the frequency synchronization of OFDM based IEEE 802.11a is presented. The proposed circuit consists of a divider, an $tan^{-1}$ ROM and a phase detector, which can detect frequency offset within 0.0491 rad. The circuit implemented with FPGA shows a pull-in range of under ${\pm}625KHz$ at 5dB AWGN. It may be useful for IEEE 802.11a WLAN standard.

      • SoC 플랫폼에서 시스템 버스의 모델링 및 해석

        조영신,이제훈,조경록,Cho Young-shin,Lee Je-hoon,Cho Kyoung-rok 대한전자공학회 2005 電子工學會論文誌-SD (Semiconductor and devices) Vol.42 No.12

        SoC(systnn-on-a-chip) requires high bandwidth system bus for performing multiple functions. Performance of the system is affected by bandwidth of the system bus. In this paper, for efficient management of the bus resource on a SoC platform, we present a latency model of the shared bus organized by multiple layers. Using the latency model, we can analyze latencies of the shared bus on a SoC. Moreover we evaluate a throughput of the bus and compare with needed throughput of the SoC platform including IPs such as MPEG or USB 2.0. And we can use the results as a criteria to find out an optimal bus architecture for the specific SoC design. For verifying accuracy of the proposed model, we compared the latencies with the simulation result from MaxSim tools. As the result of simulation, the accuracy of the IS model for a single layer and multiple layer are over $96\%\;and\;85\%$ respectively. SoC 설계 기술의 발달로 하나의 칩 내에 집적되는 시스템이 다양한 기능을 수행함에 따라 높은 버스 대역폭이 요구되고 있으며, 시스템 버스의 성능이 전체 시스템의 성능에 큰 영향을 미치고 있다. 본 논문은 다중 마스터를 갖는 SoC용 플랫폼의 효율적인 버스 자원 관리를 위해 다층 구조를 갖는 공유 버스의 레이턴시 모델을 제시하였다. 제안된 모델을 이용하여 시스템의 특성과 레이어 및 마스터 수의 증가에 따른 버스의 레이턴시를 분석하였다. 레이턴시 모델을 통해 유도된 버스 처리량과 MPEG, USB2.0과 같은 IP를 포함하는 SoC플랫폼이 필요로 하는 처리량과의 비교를 통해 IP 수에 적합한 버스 레이어를 정량화하여 특정 SoC플랫폼에 최적인 멀티레이어 구조를 도출하였다. 끝으로 제안된 모델의 레이턴시와 MaxSim을 이용한 버스의 레이턴시를 비교하였을 때, 싱글레이어와 멀티레이어에서 각각 $96\%$와 $85\%$ 이상의 정확도를 보였다.

      • 전하 공유 및 글리치 최소화를 위한 D-플립플롭

        양성현,민경철,조경록,Yang, Sung-Hyun,Min, Kyoung-Chul,Cho, Kyoung-Rok 대한전자공학회 2002 電子工學會論文誌-SC (System and control) Vol.39 No.4

        본 논문에서는 전하 공유와 글리치 문제를 최소화한 새로운 동적 D-플립플롭을 제안하고, 이를 이용하여 128/129 분주 프리스케일러(prescaler)를 설계한다. 전하 공유 문제와 글리치 문제를 최소화함으로써 회로 동작의 신뢰도를 향상시켰으며 스위칭 트랜지스터의 공유로 전류 path를 줄여 저전력 특성을 얻을 수 있다. 또한 제안된 동적 D-플립플롭은 안정된 edge-trigger 동작을 보장하도록 설계되었다. 제안된 플립플롭의 성능 평가를 위해 $0.6{\mu}m$ CMOS 공정을 이용하여 128/129 분주 프리스케일러를 구성하였다. 5V 공급전압에서 최대 1.97GHz의 주파수까지 동작함을 확인하였으며 이때의 전류 소모는 7.453mA였다. In this paper, a new dynamic D-flip-flop which does not suffer from charge sharing and glitch problems is proposed. And a dual-modulus divide-by-128/129 prescaler has been designed with the proposed D-flip-flops using a 0.6$0.6{\mu}m$ CMOS technology. Eleven-transistor architecture enables it to operate at the higher frequency range and the transistor merging technique contributes to the reduction of power consumption. At 5V supply voltage, the simulated maximum operating frequency and the current consumption of the divide-by-128/129 prescaler are 1.97GHz and 7.453mA, respectively.

      • LCD Backlight의 휘도 균일성을 개선한 인버터 드라이버 IC 설계

        오명우,양성현,조경록,Oh Myeong-Woo,Yang Sung-hyun,Cho Kyoung-Rok 대한전자공학회 2005 電子工學會論文誌-SD (Semiconductor and devices) Vol.42 No.4

        This work Proposes and describes an LCD backlight driver IC using a voltage feedback circuit which improves the brightness uniformity. The proposed circuit controls the brightness of a backlight by amplifying of sampling voltage at a lamp. To keep the uniformity of brightness, the circuit has a reference lamp. The output voltage of the reference lamp is supplied commonly to each lamp that reduces a resistance deviation of the lamps. As a result, the proposed circuit shows brightness uniformity improvement of about $40\%$ compared to the conventional ones. 본 논문에서는 LCD 판넬 밝기의 균일성을 향상시키기 위하여 램프간의 저항 차이를 검출하는 회로를 사용한다. 기준 loop와 비교 loop의 feedback 전압을 나누어 검출된 저항의 차이는 PWM duty를 결정하는 제어 모드와 연결하여 램프 저항에 맞는 전압을 램프에 인가한다. 기준 loop의 feedback 전압은 모든 loop의 기준 전압이 되며, 하나의 IC에 램프의 수만큼 외부 기판을 연결하여 사용할 수 있다. 모든 비교 loop의 램프들은 기준 램프와 같은 밝기를 유지하기 위해 에러를 보상하며, 결과적으로 제안된 회로는 기존의 회로에 비해 약 $40\%$ 밝기 균일성을 재선한다.

      • KCI등재

        확률분포 특성을 이용한 OFDM용 IFFT∪FFT프로세서 설계

        최원철,이현,조경록,Choi, Won-Chul,Lee, Hyun,Cho, Kyoung-Rok 대한전자공학회 2003 電子工學會論文誌-SD (Semiconductor and devices) Vol.40 No.12

        본 논문에서는 통계적 분석 방법으로 IEEE 802.11a WLAN의 OFDM 모뎀용 IFFT 및 FFT의 양자화 에러를 최소화하는 설계방법을 제안한다. 제안된 방법은 IFFT 및 FFT의 회전계수(twiddle coefficient)에 통계적으로 계산된 계수를 적용하여 회전계수를 수정하는 새로운 알고리즘을 사용한다. 본 논문에서는 알고리즘을 radix-2² SDF(single-path delay feedback) 구조에 적용하여 설계하였고 IFFT와 FFT의 대칭적 성질을 이용하여 회로블록을 공유하도록 하였다. 회로 레벨에서 설계된 입출력 10비트인 송신단의 IFFT와 수신단의 FFT가 자기루프 구조 가졌을 때 최대 양자화 오차는 0.0021이다. 기존의 선형확장 회전계수의 최대 양자화 오차가 0.0087로 측정되었기 때문에 제안된 프로세서가 3비트 효율이 좋다. In this paper, we propose an IFFT/FFT design method to minimize quantization error in IEEE 802.11a WLAN. In the proposed algorithm, the twiddle coefficient of IFFT/FFT processor is manipulated by the statistics distribution of the input data at each stage. We applies this algorithm to radix-2/$^2$ SDF architecture. Both IFFT and FFT processor shares the circuit blocks cause to the symmetric architecture. The maximum quantization error with the 10 bits length of the input and output data is 0.0021 in IFFT and FFT that has a self-loop structure with the proposed method. As a result, the proposed architecture saves 3bits for the data to keep the same resolution compared with the conventional method.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼