RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
          펼치기
        • 등재정보
        • 학술지명
          펼치기
        • 주제분류
          펼치기
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재
      • KCI등재

        FSM을 이용한 표준화된 버스와 IP간의 인터페이스 회로 자동생성에 관한 연구

        이서훈,문종욱,황선영,Lee, Ser-Hoon,Moon, Jong-Uk,Hwang, Sun-Young 한국통신학회 2005 韓國通信學會論文誌 Vol.30 No.2a

        IP-based design methodology has been popularly employed for SoC design to reduce design complexity and to cope with time-to-market pressure. Interface modules for communication between system buses and IPs are required, since many IPs employ different protocols. Automatic generation of these interface modules would enhance designer's productivity and IP's reusability. This paper proposes an automatic interface generation system based on FSM generated from the protocol description of IPs. The proposed system provides the library modules for the standard buses to reduce the burdens of describing the protocols for data transfer from/to standard buses. Experimental results show that the area of the interface circuits generated by the proposed system had been increased slightly by 4.5% on the average when compared to manual designs. In the experiment, where bus clock is 100 Mhz and slave module clock is 34 Mhz, the latency of the interface had been increased by 7.1% in burst mode to transfer 16 data words. However, occupation of system bus can be reduce by 64.9%. A chip designer can generate an interface that improves the efficiency of system bus, by using this system. SoC 설계 복잡도의 증가로 인한 설계 비용 감소 및 짧은 time-to-market의 만족을 위해 IP에 기반한 설계 방식이 사용되고 있다. 기존에 설계 검증된 IP를 사용할 경우 시스템 버스와의 통신을 가능하게 하는 인터페이스 회로를 설계해 주어야 하며, 설계 비용을 감소시키기 위해서는 인터페이스 회로의 자동생성이 요구된다. 본 논문에서는 IP프로토콜을 기술하는 방법과 이 기술을 통하여 IP의 프로토콜 제어를 위한 FSM(Finite State Machine)을 생성하여 버스와의 인터페이스 회로를 자동생성하는 방법을 제안한다. 제안한 시스템에서는 프로토콜 분석의 어려움을 줄이기 위해 표준화된 버스의 FSM을 라이브러리화 하였다. 제안된 방법으로 AMBA AHB에 사용되는 슬레이브 형태 IP의 인터페이스 회로를 자동생성한 결과 매뉴얼로 설계한 인터페이스 회로에 비해 면적은 4.5%의 증가를 보였다. 100 Mhz의 버스 동작 속도와 34 Mhz의 슬레이브 모듈의 동작 속도 환경에서 16개의 32 비트 데이터를 버스트 모드로 전송시 latency는 평균 7.1%의 증가를 보였으나, 시스템 버스의 점유는 평균 64.9% 정도로 감소하였다. 본 논문에서 제안한 시스템을 사용하여 시스템 버스의 효율을 증가한 인터페이스 회로를 생성해 낼 수 있다.

      • KCI등재

        Protocol Mapping을 이용한 인터페이스 자동생성 기법 연구

        이서훈,강경구,황선영,Lee Ser-Hoon,Kang Kyung-Goo,Hwang Sun-Young 한국통신학회 2006 韓國通信學會論文誌 Vol.31 No.8A

        SoC 설계는 복잡도 증가 및 빠른 time-to-market에 만족하기 위해 IP에 기반한 설계방식을 채택하고 있다. Mobile 기기의 고성능에 대한 시장의 요구로 인해 embedded용 SoC는 멀티미디어, DMB 및 이미지처리 등 복잡도와 데이터 처리량이 높은 프로그램을 실시간으로 동작시키기 위해 다중 프로세서를 사용한 설계가 요구된다. 시스템 버스와 프로토콜이 상이한 프로세서를 단일 SoC내에서 사용하기 위해선 프로세서 프로토콜을 시스템 버스 프로토콜에 맞도록 변화하여 주는 인터페이스 회로의 설계가 요구된다. 고속으로 동작하는 프로세서의 인터페이스 회로는 데이터 쓰기와 읽기 시의 전송 지연을 최소화하여 시스템 전체의 성능을 향상시켜야 한다. 버퍼를 사용한 인터페이스 회로의 구조는 버퍼에 데이터를 일시 저장하는 동작으로 인하여 데이터 전송 latency가 증가하게 되므로 본 논문에서는 버퍼를 사용하지 않고 버스와 마스터 모듈 프로토콜이 가진 공통된 동작 시퀀스를 이용하여 단일 FSM 구조를 가진 인터페이스 회로를 자동생성하는 방법을 제안한다. 제안된 방법으로 자동생성된 인터페이스 회로는 버퍼를 사용한 인터페이스 회로에 비해 면적은 평균 48.5%의 감소를 보였으며, 데이터 전송 latency는 단일 데이터 전송 시 평균 59.1%의 감소를 보였고 버스트 모드 데이터 전송 시 13.3%의 감소를 보였다. 본 논문에서 제안한 시스템을 사용하여 데이터 전송 latency를 최소화하는 고성능의 인터페이스 회로를 자동으로 생성할 수 있다. IP-based design methodology has been popularly employed for SoC design to reduce design complexity and to cope with time-to-market pressure. Due to the request for high performance of current mobile systems, embedded SoC design needs a multi-processor to manage problems of high complexity and the data processing such as multimedia, DMB and image processing in real time. Interface module for communication between system buses and processors are required, since many IPs employ different protocols. High performance processors require interface module to minimize the latency of data transmission during read-write operation and to enhance the performance of a top level system. This paper proposes an automatic interface generation system based on FSM generated from the common protocol description sequence of a bus and an IP. The proposed interface does not use a buffer which stores data temporally causing the data transmission latency. Experimental results show that the area of the interface circuits generated by the proposed system is reduced by 48.5% on the average, when comparing to buffer-based interface circuits. Data transmission latency is reduced by 59.1% for single data transfer and by 13.3% for burst mode data transfer. By using the proposed system, it becomes possible to generate a high performance interface circuit automatically.

      • KCI등재
      • KCI등재
      • EMTP-RV를 이용한 개폐서지 모델링

        서훈철(Hun-Chul Seo),한후석(Hoo-Suk Han),한승우 대한전기학회 2006 대한전기학회 학술대회 논문집 Vol.2006 No.11

        현재 전력계통해석은 단일 주파수의 정상 및 과도상태 해석용 페이서 개념의 해석 툴을 사용하고 있다. 이는 뇌서지, 개폐서지, TRV, 병렬회선 공진 등 비선형적 계통현상분석 시 한계를 보이게 된다. 더욱이 계통이 거대화, 복잡화 됨에 따라 비선형적 과도현상 발생 빈도가 더욱 증가하여 과도현상 해석의 필요성이 점점 증가하고 있는 실정이다. 전력계통 해석 소프트웨어 중 EMTP는 비선형적 요인에 의한 고장발생 시 원인분석 해석 기술을 제공하고 있다. EMTP-RV는 EMTP를 GUI 방식으로 재구성한 툴로서 더욱 사용하기 편한 장점을 지니고 있다. 따라서, 본 논문에서는 여러 과도현상 중 개폐서지에 대하여 EMTP-RV를 이용한 분석 기법을 나타내었다. 여러 개폐서지 발생 원인을 EMTP-RV를 이용하여 모델링 하였으며, 모의 결과를 분석하였다.

      • KCI등재

        Clinical and Radiological Evaluation After Chemical Synovectomy With Rifampicin in Hemophilic Arthropathy: Korean Experience With a 2-Week Interval Protocol

        서훈,김돈규,강시현,서경묵,김희상,이지영,이상윤,유기영 대한재활의학회 2018 Annals of Rehabilitation Medicine Vol.42 No.3

        Objective To assess the clinical outcome of chemical synovectomy with rifampicin in hemophilic arthropathy by using the World Federation of Hemophilia (WFH) scoring system and plain radiograph.Methods We performed rifampicin synovectomy (RS) on 30 joints of 28 hemophilic patients diagnosed as hemophilic arthropathy stage I–III (based on Fernandez-Palazzi clinical classification). Clinical status (bleeding frequency, pain, joint physical status) and radiological staging were evaluated as parts of the WFH scoring system before and 1 year after RS. The patients were divided into two groups by the Arnold-Hilgartner scale of the initial X-ray as stage 3 or less for the low-stage group (n=17) and over 3 for the high-stage group (n=13).Results Total WFH joint physical scores were reduced after injection, and the number of bleeding episodes and pain showed especially significant improvement. For other subscores of the WFH joint physical score, only swelling, range of motion, and crepitus showed statistically significant improvement. According to the severity of the radiologic finding, the WFH joint physical score of both the low-stage and high-stage groups showed significant improvement. In the radiological aspect, the low-stage group, without joint space narrowing at the initial plain radiograph, showed no further aggravation after injection. However, in the high-stage group, radiology found aggravation regardless of the procedure.Conclusion It is suggested that chemical synovectomy with rifampicin may prevent hemarthrosis and improve clinical symptoms. Especially in the early stage of arthropathy without joint-space narrowing, it seems to have an additional benefit that delays radiological aggravation and preserves joint status.

      • EMTP-RV를 이용한 GIS에서 VFTO의 상승률 분석

        서훈철(Hun-Chul Seo),김철환(Chul-Hwan Kim),정영환(Young-Hwan Chung),류석정(Seok-Jeong Ryu) 대한전기학회 2010 대한전기학회 학술대회 논문집 Vol.2010 No.7

        본 논문에서는 EMTP-RV를 이용하여 VFTO의 상승률을 분석하였다. Busbar, 단로기, 차단기 등 GIS의 각 구성요소는 집중정수 및 분포정수 선로로 구성된 전기적 등가회로를 기반으로 모델링 하였으며, 변압기는 제조사에 의하여 주어진 VFT 모델을 이용하였다. 운전가능한 4가지 case를 선정하여 단로기 투입위상각에 따른 시뮬레이션을 수행하여 그 결과를 분석하였다. 또한, 시뮬레이션 결과를 검증하기 위하여 격자도 해석을 수행하였다.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼