http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
조제형(Je-Hyung Cho),박기범(Ki-Bum Park),박진식(Jin-Sik Park),문건우(Gun-Woo Moon),윤명중(Myung-Joong Youn) 전력전자학회 2011 전력전자학술대회 논문집 Vol.2011 No.7
본 논문에서는 서버용 전원 장치의 DC-DC단에 사용되는 디지털 전압 모드 제어기를 설계한다. 서버용 전원 장치는 2차 측에 고전류가 흐르는 사양으로 인하여 부하 전류에 따라 출력 인덕턴스 변화를 가지게 되며, hold-up time 규제를 만족하기 위하여 입력 전압의 변동 범위를 가진다. 이와 같은 조건은 제어기를 설계하는데 제약을 작용하게 되어 고정 이득을 가지는 방식에서는 최적화된 부하 변동 특성을 얻기 힘들다. 이와 같은 문제점을 해결하기 위하여 제어기의 이득 조정 기법을 제안하고 실험을 통하여 검증한다.
위상 천이 풀 브릿지 컨버터를 위한 디지털 예측 최대 전류 모드 제어
조제형(Je-Hyung Cho),박기범(Ki-Bum Park),박진식(Jin-Sik Park),문건우(Gun-Woo Moon),윤명중(Myung-Joong Youn) 전력전자학회 2010 전력전자학술대회 논문집 Vol.2010 No.7
풀 브릿지 컨버터는 1차 측과 2차 측이 트랜스포머를 통하여 절연되어 있으며, 이 트랜스포머에 교번으로 전압을 걸어주어 1주기에 2번의 전력을 전달한다. 이러한 전력 전달 과정에서 트랜스포머에 흐르는 자화 전류에 오프셋이 발생할 수 있으며, 이는 효율 감소 및 소자의 파괴를 야기할 수 있으므로 제거하는 것이 바람직하다. 디지털 개발 환경에서 트랜스포머의 자화전류 오프셋을 줄이고 동특성의 개선을 위하여 예측 제어 방식을 사용한 최대 전류 제어 방식을 제안하고 실험을 통하여 동작을 검증한다.
전압 배가기를 적용한 위상천이 제어 3-레벨 LLC 컨버터
조제형(Je-Hyung Cho),박기범(Ki-Bum Park),이우진(Woo-Jin Lee),문건우(Gun-Woo Moon),윤명중(Myung-Joong Youn) 전력전자학회 2006 전력전자학술대회 논문집 Vol.- No.-
The conventional 3-Level LLC Converter using frequency-control has a disadvantage of designing magnetic components. To overcome this problem, a new constant frequency phase-shift controlled three-level LLC converter is proposed. Moreover, by employing voltage doubler type rectifier, an additional resonant capacitor is not needed. Therefore, this converter is promising for the high-power, high-voltage application with simple structure.
Digital Active Load Sharing Control of Paralleled Phase-Shifted Full-Bridge Converters
Hyun-Wook Seong(성현욱),Je-Hyung Cho(조제형),Gun-Woo Moon(문건우),Myung-Joong Youn(윤명중) 전력전자학회 2010 전력전자학술대회 논문집 Vol.2010 No.7
For the high power demand and N+1 redundancy, this paper presents the digital load share (LS) controller design and the implementation of paralleled phase-shifted full-bridge converters (PSFBC) used in distributed power systems. By adopting the digital control strategy, separately used ICs for PSFBC and LS control functions in analog systems can be merged into a costeffective digital controller. To compensate and stabilize both PSFBC and LS loops with the direct digital design approaches, small-signal model of the system is derived in discrete-time domain. The steady-state and dynamic load sharing performances are also investigated. Experimental results from two 1.2 ㎾ paralleled PSFBC modules are shown to verify the proposed work.