RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
          펼치기
        • 등재정보
          펼치기
        • 학술지명
          펼치기
        • 주제분류
          펼치기
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • 복강경 보조 위 전절제술-연속된 77예의 경험

        이중호,송재원,오성진,김성수,최원혁,정재호,형우진,최승호,노성훈,Lee, Joong-Ho,Song, Jye-Won,Oh, Sung-Jin,Kim, Sung-Soo,Choi, Won-Hyuk,Cheong, Jae-Ho,Hyung, Woo-Jin,Choi, Seung-Ho,Noh, Sung-Hoon 대한위암학회 2007 대한위암학회지 Vol.7 No.4

        목적: 조기 위암 환자에 대한 복강경 보조 원위부 위절제술은 삶의 질 향상을 위한 치료의 하나로 점차 많이 시행되고 있다. 하지만, 복강경 보조 위 전절제술은 위아전절제술에 비해 술기상의 복잡성 등의 이유로 그 빈도가 높지 않다. 이에 저자 등은 본 교실에서 시행한 복강경 보조위 전절제술의 초기 경험을 분석하여 술기상의 가능성과 안정성 및 수술 결과를 평가하고자 한다. 대상 및 방법: 연세대학교 의과대학 외과학교실에서 조기 위암으로 2003년 7월부터 2007년 6월까지 한 명의 술자에 의해 수술 전 조기위암으로 진단받고 복강경 보조 위 전절제술과 D1+$\beta$ 림프절 절제술 및 Roux-en-Y 재건술을 시행받은 77명의 환자를 대상으로 임상병리학적 특징, 수술 후 경과, 합병증을 후향적으로 분석하였다. 결과: 환자들의 평균 나이는 61세였고 남자와 여자의 수는 각각 49명, 28명이었다. 평균 수술시간은 210분(범위 100-400)이었고 각 수술 시간은 수술 경험이 많아짐에 따라서 점 차 감소하였다. 수술 후 13예(16.9%)에서 합병증이 발생하였고 사망한 예는 없었다. 장관 운동은 평균 수술 후 3.2일에 회복되었고, 수술 후 연식을 시작한 시기는 4.4일, 수술 후 평균 재원일은 10일이었다. 위의 절제연은 근위부 원위부 각각 평균 3.1 cm, 10.7 cm로 충분한 절제연을 확보하였으나 한 예에서 원위부 절제연에 현미경적 암세포의 침윤이 있었다. 림프절 절제 범위는 D1+$\alpha$가 2예(2.6%), D1+$\beta$가 55예(71.4%), D2가 20예(26.0%)이었고 평균 절제된 림프절 수는 41.8개이었다. 결론: 복강경 보조 위 전절제술의 초기 경험을 분석하였을 때 조기위암의 치료에 있어 효과적이고 안전한 술식임을 확인하였다. 그 적용 범위의 확대를 위해서는 앞으로 복강경 보조 위 전절제술과 개복 수술의 전향적인 비교 연구와 장기 생존율 등 종양학적인 치료결과에 대한 연구가 필요하다. Purpose: The number of laparoscopy assisted distal gastrectomies (LADG) is gradually increasing for the treatment of early gastric cancer (EGC) patients as a surgical modality for improving quality of life. However, there are few reports on laparoscopy-assisted total gastrectomy (LATG), mainly because this procedure is performed relatively infrequently, and the procedure is more complicated than LADG. This study was performed to evaluate the technical feasibility, safety, and surgical results of LATG with lymphadenectomy through a review of our experience. Materials and Methods: From July 2003 to June 2007, 77 LATG with Roux-en-Y esophagojejunostomy were performed for patients with a preoperative diagnosis of EGC. The clinicopathological features and surgical outcomes were analyzed. Results: There were 49 males and 28 females in the study with a mean age of 61 years (range $30{\sim}85$ years). The mean operation time was 210 minutes (range $100{\sim}400$ minutes) and the operation time was gradually decreased as the case numbers increased. There were 13 operative morbidities (16.9%) and no operative mortalities. The restoration of bowel motility was noted at 3.2 postoperative days; a soft diet was started at 4.4 postoperative days and the duration of hospital stay was 10 days. There were 20 mucosal lesions, 32 submucosal lesions, 15 proper muscle lesions, 7 subserosal lesions and 3 serosal lesions. A total of 20 patients were treated by D2 lymph node dissection, 55 patients were treated by D1+$\beta$ lymph node dissection, and two patients were treated by D1+$\alpha$ lymph node dissection. The mean number of retrieved lymph nodes was 42 (range $11{\sim}86$). Lymph node metastases were noted in 12 patients. Conclusion: This study indicated LATG could be applied safely and effectively for patients with EGC. However, a prospective study comparing laparoscopy-assisted versus open gastrectomy for short-term and long-term surgical outcome is needed.

      • KCI등재

        Domino CMOS NOR-NOR Array Logic의 Testable Design에 관한 연구

        이중호,조상복,정천석,Lee, Joong-Ho,Cho, Sang-Bock,Jung, Cheon-Seok 대한전자공학회 1989 전자공학회논문지 Vol. No.

        본 논문에서는 CMOS 및 domino CMOS 의 특징과 PLA등 array logic의 특징을 동시에 살리면서 동작특성이 좋고 집적도가 높으며 테스트 생성이 쉬운 domino CMOS NOR-NOR array logic의 설계방식을 제안하였다. 이 방식은 pull-down 특성을 개선하여 기생 커패시턴트의 문제점을 해결하며 간단한 부가회로를 사용하여 회로내의 모든 고정들을 검출할 수 있도록 한 testable design 방식이다. PLA의 적항군의 개념 및 특성 행렬을 이용한 테스트 생성 알고리듬과 절차를 제안하였고 이를 PASCAL 언어로 실현하였다. 또한 SPICE 및 P-SPICE를 이용하여 본 설계방식에 대한 검증을 행하였다. This paper proposes Domino CMOS NOR-NOR Array Logic design method which has the same as characteristic of CMOS and Domino CMOS in Array Logic like PLA, good operation feature, high desity, easy test generation. This testable design method can detect all of faults in the circuit using simple additional circuit and solve the parasitic capacitance problem by improving the pull-down characteristics. A Test generation algorithm and test procedure using concept of PLA product term and personality matrix are proposed, and it was implemented in PASCAL language. This design method is verified by SPICE and P-SPICE simulation.

      • 고속 메모리동작을 위한 디지털 DLL회로 설계

        이중호,조상복,Lee, Joong-Ho,Cho, Sang-Bock 대한전자공학회 2000 電子工學會論文誌-SD (Semiconductor and devices) Vol.37 No.7

        본 논문에서는 DDR(Double Data Rate) Synchronous DRAM에서 안전한 데이터 영역(tDV) 확보를 위한 DDL(Delay Locked Loop) 회로인 ADD(Alternate Directional Delay)회로 방식을 제안하였다. 본 방식은 디지털 DLL의 단점인 부가회로 면적(area-overhead)을 절감할 수 있는 방식으로ㅆ, 하나의 지연회로 체인(chain)을 이용하여 동시에 양방향으로 클럭을 발생할 수 있도록 함으로써 기존의 SMD(Synchronous Mirror Delay)방식에 비해 약 2배의 부가회로 면적을 감소할 수 있도록 설계하였다. 또한 설계한 ADD방식이 지터(jitter)는 50ps-140ps이고, 동ㅈ가 주파수 영역은 166MHz-66MHz이다.(205V, TYP, 동작조건) We proposed ADD(Alternate Directional Delay) circuit technique as the DLL(Delay Locked Loop) circuits which technique is established the data valid window(tDV) in DDR(Double Data Rate) Synchronous DRAM. This technique could be decrease area-overhead which it could generated bidirectional clock simultaneously using only one delay chain block. In this paper for high speed memory with relatively small size. This technique decreased area-overhead more 2 times than SMD(Synchronous Mirror Delay) technique. ADD technique has 50ps-140ps jitter and the operation frequency has 166MHz-66MHz range.(at 2.5V, TYP. condition)

      • KCI등재

        DRAM에서 open bit line의 데이터 패턴에 따른 노이즈(noise) 영향 및 개선기법

        이중호,Lee, Joong-Ho 한국전기전자학회 2013 전기전자학회논문지 Vol.17 No.3

        DRAM 에서 folded bit line 대비 open bit line은 데이터 read나 write 동작시 노이즈(noise)에 취약하다. 6F2(F: Feature Size) 구조의 open bit line에서 DRAM 집적도 증가에 따라 코어(core) 회로부 동작 조건은 노이즈로부터 더욱 악화된다. 본 논문에서는 비트라인(bit line) 간 데이터 패턴의 상호 간섭 영향을 분석하여, 기존의 연구에서는 다루지 않았던 open bit line 방식에서 데이터 패턴 상호 간섭의 취약성을 실험적 방법으로 확인하였으며, 68nm Tech. 1Gb DDR2에서 Advan Test장비를 사용하여 실험하였다. 또한 open bit line 설계 방식에서 노이즈 영향이 DRAM 동작 파라미터(parameter) 특성 열화로 나타나는데, 이를 개선 할 수 있는 방법을 센스앰프 전원분리 실험으로 고찰하였다. 센스앰프 전원분리시 0.2ns(1.3%)~1.9ns(12.7%) 이상 개선될 수 있음을 68nm Tech. 1Gb DDR2 modeling으로 시뮬레이션 하였다. The open bit line is vulnerable to noise compared to the folded bit line when read/write for the DRAM. According to the increasing DRAM densities, the core circuit operating conditions is exacerbated by the noise when it comes to the open bit line 6F2(F : Feature Size) structure. In this paper, the interference effects were analyzed by the data patterns between the bit line by experiments. It was beyond the scope of existing research. 68nm Tech. 1Gb DDR2, Advan Tester used in the experiments. The noise effects appears the degrade of internal operation margin of DRAM. This paper investigates sense amplifier power line splits by experiments. The noise can be improved by 0.2ns(1.3%)~1.9ns(12.7%), when the sense amplifier power lines split. It was simulated by 68nm Technology 1Gb DDR2 modeling.

      • KCI등재

        고속반도체 메모리를 위한 DBI(Data Bus Inversion)를 이용한 저비용 CRC(Cyclic Redundancy Check)방식

        이중호,Lee, Joong-Ho 한국전기전자학회 2015 전기전자학회논문지 Vol.19 No.3

        고속동작을 위한 반도체 메모리 제품에서 데이터의 신뢰도를 개선하기 위해 CRC(Cyclic Redundancy Check) 기능이 내장되었으며, 데이터전송 속도 개선을 위해 DBI(Data Bus Inversion) 기능이 내장되었다. DDR4, GDDR4 등의 제품에 추가된 기존의 ATM-8 HEC 코드 방식은 부가회로 면적이 크고(~XOR 700 gates) CRC 처리 시간이 길어서(XOR 6단), 저전력 메모리 제품의 데이터 읽기, 쓰기시 내부 동작 마진(margin)에 적지 않은 부담을 초래한다. 본 논문에서는 저비용, 고속 반도체 메모리에 적합한 CRC방식을 제안하였으며 92%의 부가회로가 개선되었다. 제안한 CRC방식의 저비용 구현을 위해 DBI 기능을 이용하여 데이터 비트 오류 검출율을 보완하였으며, 오류 검출율을 분석하여 기존의 CRC방식과 비교하였다. CRC function has been built into the high-speed semiconductor memory device in order to increase the reliability of data for high-speed operation. Also, DBI function is adopted to improve of data transmission speed. Conventional CRC(ATM-8 HEC code) method has a significant amounts of area-overhead(~XOR 700 gates), and processing time(6 stage XOR) is large. Therefore it leads to a considerable burden on the timing margin at the time of reading and writing of the low power memory devices for CRC calculations. In this paper, we propose a CRC method for low cost and high speed memory, which was improved 92% for area-overhead. For low-cost implementation of the CRC scheme by the DBI function it was supplemented by data bit error detection rate. And analyzing the error detection rate were compared with conventional CRC method.

      • KCI등재

        고속 SDRAM에서 실시간 Matrix형 CRC

        이중호,Lee, Joong-Ho 한국전기전자학회 2014 전기전자학회논문지 Vol.18 No.4

        고속동작용 반도체 메모리 제품에 추가된 CRC는 DDR4와 같은 제품에서 데이타의 신뢰도를 증가시킨다. 기존의 CRC 방식은 부가회로 면적이 커고 많은 지연시간이 발생되어, CRC 계산을 위한 내부 타이밍 마진의 부족을 유발한다. 따라서 메모리 제품 설계에서 데이터 입출력 설계에 심각한 문제를 유발한다. 본 논문에서는 오류검출 회로설계를 위한 CRC 코드 방식을 제시하고, 실시간 matrix형 CRC 방법을 제안하였다. 데이터 비트오류 발생시 오류여부를 실시간으로 시스템에 피드백(feedback) 가능하도록 하였다. 제안한 방식은 기존방식(XOR 6단, ATM-8 HEC코드)대비 부가회로 면적을 60% 개선할 수 있으며, XOR 단 지연시간을 33%개선 할 수 있다. 또한 실시간 에러 검출 방식은 전체 데이터 비트(UI0~UI9)에 대해 평균 50% 이상 오류 검출 속도를 향상시켰다. CRC feature in a high-speed semiconductor memory devices such as DDR4/GDDR5 increases the data reliability. Conventional CRC method have a massive area overhead and long delay time. It leads to insufficient internal timing margins for CRC calculation. This paper, presents a CRC code method that provides error detection and a real-time matrix type CRC. If there are errors in the data, proposed method can alert to the system in a real-time manner. Compare to the conventional method(XOR 6 stage ATM-8 HEC code), the proposing method can improve the error detection circuits up to 60% and XOR stage delay by 33%. Also the real-time error detection scheme can improve the error detection speed to agerage 50% for the entire data bits(UI0~UI9).

      • 체화된 인터페이스를 적용한 몰입형 원격 존재 로봇 프로토타입 개발

        이중호(Joong Ho Lee) 한국HCI학회 2019 한국HCI학회 학술대회 Vol.2019 No.2

        최근 원격 로봇 제어 기술과 가상현실 인터페이스 기술이 발전하면서 이동 로봇, 드론 등의 원격 존재를 1 인칭 관점으로 몰입도 높게 정밀 조작할 수 있는 VR 기반 원격 존재 기술에 대한 관심이 높다. 본 논문은 이동 로봇에 장착된 카메라로 취득한 영상정보를 사용자의 HMD 로 무선 전송하여 실시간 동기 시키고 원격 존재의 자세를 사용자의 머리 움직임에 동기화한 체화된 사용자 인터페이스 프로토타입 개발을 소개한다. 원격 존재 이동 로봇 프로토타입은 전동휠에 컴퓨터와 스테레오 웹카메라를 장착하여 구현하였다. 원격 존재 머리운동과 사용자 머리의 동기화를 위해 2 축 관절로봇을 제작하고 이를 원격 제어하는 컨트롤러를 구현하였다. 제작된 원격 제어 로봇의 제어 효율을 평가하기 위해 각 제어 단계별 지연시간을 측정하고 실제 환경에서 작동하는 작업 시나리오를 설계하여 이의 효용성을 평가하였다. 실사용 평가결과 원격존재 로봇의 카메라 영상 지연이 원격 제어 효율에 영향을 미치는 가장 중요한 요소임이 관찰되었다.

      • Video See-through HMD 착용시 See-through 카메라 수평이동에 의해 유도되는 Out-of-Body Experience 에 관한 실험적 고찰

        이중호(Joong Ho Lee),김세영(Sei-Young Kim),윤해철(Hae Cheol Yoon),박지형(Ji Hyung Park) 한국HCI학회 2014 한국HCI학회 학술대회 Vol.2014 No.2

        가상현실 또는 증강현실을 제공하는 착용형 디스플레이 장치인 Video See-through HMD(VSHMD)는 사용자의 정면 시야를 카메라를 통해 디지털 정보로 변환하여 보여주므로 실제 시야와 See-through 시야간의 차이가 발생한다. 이 카메라를 실제 눈의 위치로부터 멀리 이동시킬 경우 사용자는 자신의 신체 위치가 자신으로부터 분리된듯한 유체이탈 경험(Out-of-Body Experience, OBE) 또는 신체구조가 비정상적으로 뒤틀린듯한 착각(Body Distortion Illusion)을 하게 된다. 본 논문은 VSHMD 의 카메라를 수평방향으로 수십 cm 이동시켜 시점차를 인위적으로 일으켰을 때 착용자들이 느끼는 상기 착각경험을 적응 전, 후 및 신체부위별로 구분하여 관찰한 결과를 소개한다. 실험과정은 45 명의 피험자를 대상으로 VSHMD 를 착용하고 공 잡기, 발 옮기기, 공 던지기 과제를 15 분간 시행하도록 한 후 손과 발의 적응 정도를 측정하였다. 그 후 100 cm 길이의 봉을 이용하여 특정 신체부위에 가벼운 위협 자극을 주었을 때 사용자의 반응을 관찰하였다. 실험 결과, 피험자들은 안구에 근접한 안면 및 가슴 부위에서 시점차 정도에 관계없이 적응 전, 후 공히 강한 착각을 경험하였고, 안구로부터 상대적으로 멀리 떨어져 있고 위치 자유도가 높은 손과 발의 경우에는 시점차가 커짐에 따라 착각의 정도가 낮아졌다. 이 결과는 VSHMD 에 의해 유도된 OBE 및 신체 뒤틀림 착각이 1 인칭 시점의 시각정보에 종속된 신체구조 지각(proprioception)에 의해 차별적으로 발생하는 것임을 시사한다. 본 연구에 따라 VSHMD 를 착용한 사용자가 원격 로봇에 인입하는 (immersion) 경우, 손과 발에 해당하는 로봇 제어가 얼굴과 몸에 해당하는 로봇 제어보다 온전한 자기 신체로 느끼는 정도가 약할 것이므로, 효과적인 인입 및 올바른 조작을 위해서는 작업자와 로봇 간의 눈(카메라) 대비 손과 발의 상대위치 차이를 최소화하는 것이 필요하다. In Video See-through HMD, due to positional mismatch between real eyes and cameras which is called the visual displacement, human may have difficulty in controlling her/his body. Prior studies have demonstrated instances of out-of-body experience (OBE) when the cameras move far from real eye position. We investigated the OBE when the camera shifted to the left for dozens of cm. 45 subjects were requested to perform given visuomotor tasks for 20 minutes and to reply questionnaire after a series of negative stimulation. The result showed that the pronouncing OBE illusion occurs on face and chest compared to hand and foot, which implies the OBE illusions are induced reactively under the perception level independently of the visuomotor adaptation level.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼